首页/文章/ 详情

技术博客 I 如何减少逆变器中的电磁干扰

6天前浏览13



本文要点



  • 逆变器是用于将输入直流电转换为输出交流电的一种电路。

  • 在高频开关操作时,电源开关会产生较大的 dv/dt 和 di/dt 值,从而导致逆变器中产生电磁干扰 (EMI)。

  • 使用软开关的逆变器称为谐振逆变器。


逆变器是用于将输入的直流电转换为输出交流电的一种电路。逆变器可用于电池供电系统、可再生能源系统、不间断电源、电机驱动等。逆变器是一种电力电子转换器,能够将输入的直流电转换为具有所需振幅和频率的交流电。


逆变器使用开关器件,无论在何处使用,逆变器都是电磁干扰的主要来源,因此,如何减少逆变器的电磁干扰是工业系统工程师面临的一大难题。在本文中,我们将讨论逆变器如何产生电磁干扰,以及可用于降低电磁干扰的软开关方法。


1

逆变器的运行和电磁干扰的产生


逆变器的输入可以是电池、光伏板、燃料电池或任何直流电源。通过正确控制 BJT、MOSFET 或 IGBT 等开关器件,可在输出端获得具有所需振幅和频率的交流电压。根据开关器件导通和关断的频率(开关频率),输出电压将更接近正弦波。


通常,逆变器采用脉宽调制 (PWM) 方案来控制开关的导通和关断。较高的开关频率可降低输出电压中的谐波含量(即总谐波失真,THD),并向连接的负载提供正弦波形。然而,在选择高开关频率来降低 THD 的过程中,会导致逆变器中产生电磁干扰。


 

逆变器


2

逆变器硬开关产生的电磁干扰


硬开关是指逆变器中的开关器件。当电源开关接通时,其两端的电压为零,并有一定的电流流过。当开关断开时,电流停止流动,其两端电压有一个确定的值。器件从接通到关断,其两端电压变化很大。同样,从关断到接通也会导致电流发生剧烈变化。这种类型的开关称为硬开关。


在硬开关操作时,电源开关会出现较大的 dv/dt 和 di/dt 值,从而产生电磁干扰。逆变器工作时产生的电磁干扰会误触发自身的控制电路,或干扰附近的电路。因此,减少与硬开关 PWM 逆变器相关的电磁干扰非常重要。


3

如何减少逆变器中的电磁干扰


确定如何减少逆变器中的电磁干扰是设计人员必须高度重视的问题。在这方面,有多种技术可供选择;EMI 滤波器就是其中一种方法,通常用于逆变器的输入端和输出端,以减少 EMI。


EMI 滤波器有很多类型,包括共模 EMI 滤波器和差分 EMI 滤波器,用于最大限度地降低逆变器直流侧和交流侧的电磁干扰。然而,即便这些滤波器能减少电磁干扰,硬开关仍会产生电磁干扰。因此,我们要使用软开关来减少电磁干扰的产生。


软开关



当逆变器中电源开关两端的电压和/或通过的电流为零时,其开关状态会发生变化(由接通变成断开,反之亦然),这种逆变器就是软开关逆变器。逆变器的软开关不仅能减少电磁干扰,还能减轻开关应力和开关功率损耗。


在开关两端电压为零的一瞬间接通或断开开关,就属于一种软开关,称为零电压开关 (ZVS)。零电流开关 (ZCS) 是另一种软开关,它们在通过开关的电流为零的一瞬间改变开关状态。使用软开关的逆变器统称为谐振逆变器。


随着软开关的引入,减少逆变器中的电磁干扰变得更加轻松。而如果想减少EMI,Cadence Clarity 3D Transient Solver 采用突破性的电磁仿真技术,以及近乎无限的容量和测量级精准度,可将系统级 EMI 仿真速度最高提升10倍,完成之前非常耗时且需要昂贵的消声实验室才能进行的产品原型机电磁兼容性(EMC)测试,仿真之前被视为不切实际或无法求解的大型设计,缩短设计周期并加速产品上市。


上述特性让 Clarity 3D Transient Solver 成为超大规模计算、汽车、移动和航空市场很多复杂应用的理想选择。

   

 

来源:Cadence楷登
System燃料电池电源电路电磁兼容航空汽车电力电子电机Cadence控制
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-26
最近编辑:6天前
Cadence楷登
签名征集中
获赞 1粉丝 107文章 631课程 0
点赞
收藏
作者推荐

技术博客 I 高速 PCB 布线的信号完整性原则

本文要点高速 PCB 走线中的一些问题包括时间延迟、反射、电磁干扰和串扰。高速走线的设计长度所对应的电路板的临界上升时间短于信号的上升时间。遵循 3W 规则有助于减轻高速 PCB 中的串扰和干扰。在大多数电子电路中,都有一个控制器来控制输出信号或维持电源电路的正常运行。在出现电流过大或输入电压突然升高等异常情况时,控制电路会启动 crowbar 电路,从而保护电源电路。一般来说,控制电路使用高速时钟信号。在为这些时钟信号布线时,应遵循高速 PCB 走线准则。这不仅适用于时钟信号,微波和射频中使用的电路也属于高速电路,需要进行相应的设计。01高速 PCB 走线电子电路中的时钟信号路径设计为高速 PCB 走线,以确保可靠性和信号完整性。时钟信号从低电平迅速变为高电平,表明这些信号的上升和下降时间非常短。PCB 走线应能够应对这些突然变化,微波和射频电路信号路径也应作为高速走线进行布线。02高速 PCB 走线的长度高速 PCB 走线中的一些常见问题包括时间延迟、反射、电磁干扰和串扰。当高速 PCB 走线的长度与信号波长相当时,就会出现这些问题。高速或高速走线的长度直接影响高速电路的性能。 高速 PCB 走线可设计为微带线或带状线。这些线路的性能取决于通过线路的信号频率和路径长度。高速走线的设计长度所对应的电路板的临界上升时间短于信号的上升时间。电路板的临界上升时间取决于高速 PCB 走线的临界长度。随着走线长度增加,PCB 的临界上升时间也会增加,从而导致阻抗失配。在这种情况下,高速 PCB 走线需要根据阻抗进行布线。03高速 PCB 走线的形状在高速 PCB 电路板中,以直线布线的可能性很小;通常,高速应用的 PCB 设计中会有一些弯角。这些弯角会引起电路阻抗发生变化。在大多数电子电路中,弯角两侧的走线宽度是不同的。走线宽度变化会导致阻抗发生变化,而这些位置很容易产生反射。最糟糕的弯角是 90° 的弯角。标准做法是将高速走线设计为平滑弯曲的圆形。04高速 PCB 走线的间距高速走线之间距离过近会导致串扰或干扰。为了消除这些影响,走线之间需要保持适当的间距。遵循 3W 原则可能是一种有用的做法,即走线之间的距离必须等于单条信号走线宽度的三倍。然而,在尺寸紧凑的应用中,使用 3W 原则具有挑战性。采用多层 PCB 或堆叠设计有助于保持紧凑型高速 PCB 的信号完整性。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈