首页/文章/ 详情

做好电源设计,提升相位噪声

6小时前浏览0

如今的射频(RF)系统变得越来越复杂。高度的复杂性要求所有系统指标(例如严格的链接和噪声预算)达到最佳性能。确保整个信号链的正确设计至关重要。而信号链中,有一个部分经常会被忽视,那就是直流电源。它在系统中占据着重要地位,但也会带来负面影响。RF系统的一个重要度量是相位噪声,根据所选的电源解决方案,这个指标可以优化。本文研究电源设计对RF放大器相位噪声的影响。

什么是相位噪声?

正弦波瞬时相位Φ(t)=ωt+φ(t)=线性相位ωt+随机相位φ(t),随机相位φ(t)的功率谱就是相位噪声谱,归一化后用功率谱密度表示。

相位噪声采用相对值表示:

相位噪声相当于一个噪声源对正弦波进行相位调制,若相位噪声较小,则调相指数(最大相偏)很小,φ(t)的功率谱与正弦波的功率谱相差不太大,所以用频谱分析仪测正弦频谱时,只能大致能观察相位噪声(但不准确,而且频谱分析仪的动态范围偏小)。

相位噪声中,窄带分量就是杂散。

信号链的DC电源解决方案是导致相位噪声的一个重要成因,但它常被忽视。为信号链供电的电源轨上的任何噪音或波纹都可能在内部耦合。这会导致相位噪声增加,从而可能隐藏发送的带宽中的关键频率分量,或从载波中引入杂散偏移。这些杂散靠近载波,所以特别难处理,且因为严格的过渡频带要求,给滤波器造成很大挑战。

在进行信号链分析时,必须考虑到所有噪声来源。DC电源解决方案这个噪声源常常被忽视掉,这可能会影响和严重降低信号链的性能。

这种有规律的,不管频率怎么变,间隔不变的就是电源杂散。

电源解决方案

DC-DC是最大的共模干扰源,很难用滤波的方法去抑制,处理共模干扰的唯一办法:共模电感。

LDO的目的是抑制纹波,抑制低频噪声,要求LDO的PSRR高,带宽大。能够抑制DC-DC的高次谐波,一般的LDO,PSRR抑制频率高端不到1MHz,好的LDO可达10MHz。

如果要求晶振、VCO低相位噪声、低杂散,那么电源必须是低噪声电源,LDO必须与其他电源LDO分开,单独供电,保证DC~高频有必要的隔离度。晶振、VCO的电源功耗十分相近,大约15~30mA,VCO的频率很高,退耦电容47~470pF即可。VCO、晶振可以共用电源,用小电阻2.2~10进行隔离,加足够的退耦。

VCO电源

  1. PLL、DDS

PLL、DDS含有数字和模拟部分,是数模混合电路,数、模电源之间要解决电源的隔离,大电流通过功率电感增加交流隔离,小电流通过电阻增大电源间隔离,DC及交流均隔离较好,防止数模串扰,降低杂散。

数模电源隔离

噪声不仅会因为电源选择的不同而大不相同,而且可能受到输出电容、输出电压和负载影响。应当仔细考虑这些因素,尤其是对于敏感的供电轨。

祝好!


来源:射频通信链
电源电路UM
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-07-28
最近编辑:6小时前
匹诺曹
签名征集中
获赞 6粉丝 39文章 311课程 0
点赞
收藏
作者推荐

Σ-Δ调制器的原理及在锁相环的应用

锁相环(PLL)是射频系统的核心。其核心目标在于使压控振荡器(VCO)的输出信号与参考信号在频率和相位上精确锁定。 一、频率分辨率与相位噪声的权衡以整数N分频锁相环为例: 输出频率 F_out = N * F_ref(N 为整数分频比)。其频率分辨率等于参考频率 F_ref。要获得精细的频率步进(高分辨率),必须降低 F_ref。但过低的 F_ref 会导致环路带宽变窄,使得:抑制VCO相位噪声的能力下降(环路无法有效滤除VCO自身高频噪声)。锁定速度变慢。在分辨率和参考频率上的折中引入了小数分频锁相环: 引入分数分频比概念:F_out = (N + F) * F_ref(F 是小数部分,0 ≤ F < 1)。理论上,它能在保持较高 F_ref(利于抑制噪声和快速锁定)的同时,实现任意精细的频率分辨率(F_ref 的分数倍)。小数分频不可规避的问题小数杂散: 实现分数分频比最常见的方法是让分频器在 N 和 N+1 之间动态切换 。例如,要平均分频比 N10.1,需在11个参考周期内进行10次N分频和1次N+1分频。这种周期性 的分频比切换,会直接调制 VCO的输出相位,在输出频谱上产生以 F * F_ref 及其谐波为中心的严重杂散(分数杂散),其能量远高于宽带相位噪声,破坏频谱纯度和信号完整性。 二、 Σ-Δ调制器Σ-Δ调制器(SDM)的核心在于将量化噪声能量从低频信号带内推(整形)到高频区域。基本原理:Σ-Δ调制器是一种过采样架构,因此,我们从奈奎斯特采样理论和方案以及过采样讨论。假设采样以标准奈奎斯特方式运行。这种情况下,量化噪声由ADC的LSB大小决定。FS为ADC的采样速率,FS/2为奈奎斯特频率。当它以过采样方式运行,采样速率更快。采样速率提高K倍,量化噪声扩展到K × FS/2的带宽上。Σ-Δ调制器是一种负反馈系统,根据传递函数可以推导出一下公式。信号传递函数用作一个低通滤波。噪声传递函数是一个高通滤波器函数,提供噪声整形,在DC附近的较低频率,对量化噪声有很强的抑制。 所以Σ-Δ调制器多了一个特性,那就是噪声整形,如图所示。模数转换的量化噪声被调制整形,从低频移动到较高频率,低通数字滤波器可将其从转换结果中消除。Σ-Δ型ADC的噪底由热噪声决定,而不受量化噪声的限制。三、Σ-Δ调制器与锁相环Σ-Δ调制器作为分数分频控制器:输入:目标分数部分 F。输出:高速的 0/1 比特流(或低位数码流)。 SDM 动态控制分频器在 N 和 N+1 之间切换。它不是 简单地按 F 的比例周期性切换(这会产生强杂散),而是以一种高频、随机化、受控 的方式切换。这种切换序列的平均值精确等于目标分数 F。噪声整形作用于相位误差:分频比的切换(N -> N+1)直接导致相位检测器(PFD/CP)输入端的相位跃变(误差)。类比量化误差: 这种由分频比切换引入的相位阶跃误差(ΔΦ = 2π * (ΔN),ΔN 是 0 或 1),其频谱特性与SDM输出的频谱特性一致。SDM的贡献: SDM 的噪声整形功能(高通特性 NTF(z))意味着其输出序列的低频分量(能量)被极度抑制 。因此,由其控制的、分频比切换造成的相位误差中的低频分量也同时被强烈抑制 。PLL环路滤波器的配合:PLL环路本身是一个低通滤波器(从参考输入到VCO输出)。SDM整形后的相位误差(表现为高频噪声)被PLL环路低通滤波器自然滤除。最终效果: 原本集中在低频 F * F_ref 及其谐波处的强分数杂散 ,被SDM整形并推高到远高于PLL环路带宽的频率区域,随后被环路滤波器有效滤除 。在PLL输出频谱上,目标频率 F_out 附近原本的杂散尖峰消失了,取而代之的是抬升的宽带量化(相位)噪声基底 。代价与优化: 这种方案的代价是输出相位噪声基底在高频区域有所抬升。与传统的模拟补偿方法相比,Σ-Δ调制器采用数字技术,具有最小的附加相位噪声,并且能够将小数杂散降低到更低的水平。通过以上方式,Σ-Δ调制器在锁相环中发挥了重要作用,有效降低了杂散信号,提高了信号的质量和系统性能。 来源:射频通信链

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈