首页/文章/ 详情

Cadence与SMIC联合发布低功耗 28纳米数字设计参考流程

2月前浏览42

Cadence全系列数字设计工具套件通过RTL-to-Signoff流程大幅提升设计效率


2016年6月8日,中国上海—楷登电子(美国 Cadence 公司,NASDAQ: CDNS)与中芯国际(SMIC)公司今天宣布共同发布28纳米参考设计流程,该参考设计集成了Cadence数字产品和低功耗设计的全系列工具和方案。该参考设计流程是SMIC在28nm工艺上的首个基于IEEE1801低功耗设计和验证标准的RTL-to-Signoff流程。使系统芯片(SoC)开发人员能够交付达到最佳功耗、性能和面积(PPA)指标的设计,同时帮助开发团队提高芯片设计的工作效率,缩短上市时间,以满足计算机、消费电子、网络及无线产品市场对系统越来越苛刻的需求。


Cadence工具提供了从RTL-to-Signoff全流程的综合技术支持:


  • 关于Innovus™ 设计实现系统:下一代物理设计实现解决方案基于大规模并行架构,使SoC开发人员能够在加速上市时间的同时交付最佳功耗、性能和面积(PPA)指标的的设计。同时,Innovus提供了在28纳米工艺上的关键技术,支持平面布局规划、布局布线,具备完善整合的颜色/Pin脚存取/变异性感知的时序收敛、时钟树和功耗最优化。

  • Tempus™时序签收工具:一款完整的时序分析工具,基于大规模并行处理架构和物理感知时序优化,帮助客户显著减少了时序签收收敛与分析的时间,同时提供硅-精确性时序和信号完整性分析,以确保在芯片投片后的运行。

  • Voltus™ IC电源完整性解决方案:全芯片、模块级电源签收工具,提供精确、快速和高容量的分析和优化技术,使开发者能够纠错、验证和修正芯片电源消耗、IR压降、具备晶体管级的电迁移和电流电阻压降分析技术(EMIR),加速IC电源签收和整体设计时序收敛。

  • Voltus™-Fi定制型电源完整性解决方案:SPICE级精度、晶体管级工具,用以分析和签收模拟、存储器和定制化数字IP模块,在协助运行Voltus IC 电源完整性解决方案进行SoC电源签收时,为晶体管级模块产生高精度的IP层级电源网格模型。

  • Conformal® 低功耗验证解决方案:为设计低功耗设计意图的定义和验证提供解决方案,提供全芯片验证的低功耗设计

  • Genus™综合解决方案:下一代RTL综合和物理综合引擎,显著的改善了RTL开发者的效率难题,可将综合运转时间提升5倍,并且线性扩展至1千万单元规模。

  • Quantus™ QRC萃取方案:下一代寄生参数提取工具,经过量产认证并可提供更快的单角和多角萃取的运行时间,以及晶圆代工厂黄金数据的最佳精度。

  • Cadence物理验证系统(PVS):该解决方案支持全芯片和in-design签收。PVSVirtuoso® Custom IC平台、Innovus设计实现系统和Quantus QRC萃取方案紧密结合在一起,将显著减少迭代次数并以最短的时间进行投片。

  • Cadence CMP Predictor:使用基于模型的方法精确的预测多层厚度和制造工艺变异的不确定性,使用高度精确的、基于模型的方法查找潜在热点区域。

  • Cadence®光刻物理分析器(LPA): 在很短的时间内检测出由传统DRC检查遗漏的可制造性问题,从而满足基于OPC和光刻模拟的解决方案的要求。它能快速准确地证明系统可制造性变化,帮助设计师在物理实施阶段提高成品率。


“我们与 Cadence 密切合作开发参考流程,帮助我们的客户加快其差异化的低功耗、高性能芯片的设计,”中芯国际设计服务中心资深副总裁汤天申博士表示,“Cadence创新的数字实现工具与中芯国际28纳米工艺的紧密结合,能够帮助设计团队将28纳米设计达到更低的功耗以及更快的量产化。”


“Cadence 与 SMIC 的合作将帮助我们共同的客户更快的应用Cadence数字实现和Signoff工具的先进套件,达到最佳的功耗和设计收敛的快速路径,” Cadence公司资深副总裁、数字与签核及系统验证事业群总经理Anirudh Devgan博士表示,“经过优化的设计流程,将帮助开发者更好的应用这些创新技术,以达到SMIC 28纳米工艺上的最佳PPA。”


来源:Cadence楷登
寄生参数电源电路信号完整性半导体电子消费电子芯片Cadence
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-24
最近编辑:2月前
Cadence楷登
签名征集中
获赞 2粉丝 109文章 636课程 0
点赞
收藏
作者推荐

Cadence发布创新Sigrity 2017 快速实现PCB电源完整性签核

全新信号分析能力卓越应对愈加复杂的高速互联设计,现已支持 PCIe 4.02017年2月7日,中国上海 —— 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)正式发布全新Sigrity 2017技术的系列产品,新增多项核心功能,专为加速PCB电源及信号完整性签核量身打造。Cadence® Sigrity 产品组合的全新功能中,Allegro® PowerTree™ 拓扑检视器及编辑器脱颖而出,助客户快速评估设计流程初期的功率输出方案。全新发布的Sigrity 2017系列产品内置总线和接口标准®(PCIe®)4.0工具包,确保信号完整性符合今年即将发布的全新PCIe标准。PCB电源及信号完整性签核加速能力不仅是设计独立电路板的关键,同时也是产品端到端完整设计的必要能力。Sigrity 2017是Cadence系统设计使能的重要技术,从芯片、电路板、到全系统,助企业打造创新的高质量电子产品。如需了解有关Sigrity2017系列产品的更多内容,请参阅cadence.com/go/Sigrity2017设计流程初期即决定正确的功率输出方案是PCB设计团队需考虑的核心问题之一。独一无二的PowerTree界面可以助用户快速检视功率拓扑,精准判断功率输出的最佳路径;同时,设计变更时的编辑工作也更加简捷。存储于PowerTree环境下的所有信息皆可用于设计流程后期,自动设置布线后(post-route)电源完整性分析,实现快速设计收敛。全新发布的Sigrity 2017采用分析模型库管理器,实现对电源完整性模型内容库的管理,所有模型皆可实现自动存储并在复用设计组件时从分析模型管理器内容库中取回。这一流程此前仅支持手动重复操作,现在则可以实现全自动化,大幅加速设计及产品开发。Sigrity 2017还将最新PCIe技术与高速互联结合,助设计师实时确保信号完整性。内置的Sigrity System SI™ 串联分析工具包括PCIe 4.0接口标准工具包,无需人工对照标准文件以检查并评估,即可自动验证信号质量标准。“Sigrity 2017系列产品采用专属技术,提高效率,缩短设计流程,”Cadence产品工程事业部高级总监Steve Durrill表示。“此次发布的全部新功能及升级都以协助客户快速开发高性能产品为主要目的。新版PCIe标准批准发布前即开发出完整的PCIe 4.0标准包,充分印证了我们对客户需求的关注,助其不断缩短产品上市时间。”“Terayne与Cadence紧密合作,帮助PCB设计师在电源完整性设计环节掌握更高的主动权,”Terayne设计技术事业部经理Paul Carlin说道。“Sigrity系列产品的此次升级将进一步提高效率,缩短产品开发时间,增强Teradyne的竞争优势。”‍来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈