首页/文章/ 详情

Cadence OrCAD 为世界医疗提供支持

8小时前浏览5

                             


客户介绍

Simprints,来自剑桥大学的一家非盈利科技公司,正在寻求在比实验室更恶劣的环境中打破识别技术的瓶颈。认识到现今的生物识别技术存在着巨大的地域差距,Simprints正在设计一种价格实惠、安全、坚固、开源的指纹识别系统,可在任何地方运行。根据“联合国可持续发展目标”倡议确定的最终目标,Simprints致力于应对以下挑战:

  • 改善产妇健康

  • 改善教育问责制

  • 数据采集

  • 小额信贷

  • 免疫接种

  • 援助分配

Simprints为前线医护人员设计指纹扫描仪,系统可以确保准确识别任何个人,无论是通过正式的或者是政府发布的身份识别方法。这样一来,救援组织就可以准确地识别身份。前线护理人员可以在不到30分钟的培训中学会使用Simprints,然后根据病人的安全医疗记录做出关键决定。

 

主要挑战

严酷的环境

设备开发的主要挑战就是它必须在极其偏远和恶劣的条件下正常运行。这些设备会被用于沙漠、季风区、山顶和热带雨林。前线护理人员需逐户造访,而这些仪器可能会受潮、变脏、掉在地上、放在吉普车后面被挤压、被随意丢在背包里、或被儿童“借”去玩。因此在Simprints的开发优先级列表中,开发稳定耐用的产品是非常重要的。


电源

供电问题也是至关重要的。 Simprints产品由一个锂电池供电,一次充电可用两天,设备可通过蓝牙连接到手机。低功耗设计是必须的。


安全性

这种生物追踪技术极具敏感性,因此需要非常小心地确保客户的隐私。 Simprints设备在每个用户的指纹模板上会匹配一组专属识别ID,服务供应商必须使用此ID读取该人的记录。指纹模板不会储存个人资料。 

Cadence 解决方案

Giles Hutchison在Simprints负责产品设计和制造,并决定在Simprints的设计中使用Cadence产品。他说:“在设计消费产品或工业嵌入式电子产品方面,OrCAD是被公认的优秀设计软件。我也曾使用过其他功能更为简易的工具,但最终还是使用OrCAD来进行原理图设计,从未考虑换用其它工具。”

使用OrCAD® CaptureSimprints可以对设计进行小幅修改,确保产品达到合适的环境标准、CE认证和FCC标志。他们还可以根据现场工作人员的需求修改设计,而不影响原型产品的生产。Simprints也使用OrCADPSpice® Designer,可以优化元器件的选择,特别是针对极端环境的情况。

Hutchison表示:“OrCAD能够帮助我们很快地开发并应用产品原型,这点非常关键。它允许我们进行技术评估。系统级设计不仅仅是原理图设计,更需要与合作伙伴共同评估不同的技术、元器件和模块。我们使用OrCAD进行整合,帮助我们将概念转化为实际产品。这正是OrCAD能为我们做的。”

 

技术成果

展望未来,Simprints正逐步成长,自主完成越来越多的PCB设计,因此希望使用OrCADPCB Editor工具将过去所有的设计导入到一个更易于使用的界面中。

目前, Simprints已生产出约250台设备。第二批产量还未确定。Hutchison表示:“即使是未来五年,也难以预测。但是,我们会继续加快脚步。”


来源:Cadence楷登
电源电子Cadence
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-24
最近编辑:8小时前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 116课程 0
点赞
收藏
作者推荐

Cadence为ARM高端移动IP套件提供完整的解决方案

2015年2月3日美国加州圣何塞 – Cadence(Cadence Design Systems, Inc.)与ARM今天宣布,合作推出一个完整的系统级芯片(SoC)的开发环境,支持ARM全新的高端移动IP套件,它采用了最新的ARM®Cortex®-A72处理器、ARM Mali™-T880 GPU和ARM的CoreLink™CCI-500高速缓存一致性互联解决方案。 针对ARM Cortex-A72处理器的Cadence®参考流程从今天起面向市场,支持包括TSMC16纳米FinFET Plus在内的先进制程;同时面向市场的还包括针对ARM Cortex-A72处理器和ARM Mali-T860及T880 GPUs的性能领先的ARM Artisan® 物理IP和 ARM POP™ IP,从而使设计人员能够从容面对处理器越来越具挑战性的性能和功耗目标。 为了支持这款处理器和ARM的高端移动IP套件,Cadence与ARM合作:通过定义从RTL综合到最终signoff理想的参考流程,为高端移动设备市场实现最佳的PPA目标。该流程经过了ARM内部的使用并验证,包括Encounter® 数字设计实现系统、Encounter RTL编译器、多个Encounter Conformal® 产品、Tempus™ 时序Signoff解决方案、Quantus™ QRC寄生参数提取方案、Voltus™ IC电源完整性解决方案和物理验证系统。整合Cadence Palladium® XP系列和ARM Cortex-A72快速模型(Fast Models),相比于原先单独仿真的方案,在软硬件协同开发、同步周期精准的软硬件调试支持及动态功率分析上可使操作系统启动时间加快50倍并获得10倍的执行加速,通过现实的软件加载优化功耗和预期性能之间的平衡。实现Cadence Interconnect Workbench和ARM CoreLink CCI-500的整合,使自动生成的测试平台能吻合ARM IP多种可能的配置。这些测试平台用于执行互连子系统的周期精确的性能分析,优化设备性能并加速上市时间。 ARM CPU事业部总经理Noel Hurley表示:“ARM Cortex-A72处理器树立了新的标准,提供优质的移动体验、并有望成为移动系统级芯片性能最高的CPU技术。我们一直与Cadence合作,支持我们共同的客户脱颖而出,为移动设备提供业界领先的创新解决方案。” “我们与ARM密切合作,运用ARM Cortex-A72处理器,联合优化我们先进的数字实现和signoff解决方案和系统级芯片验证工具及IP,而且我们已经看到了早期高端移动设备客户的丰硕成果。”Cadence资深副总裁兼EDA首席战略官徐季平博士表示:“此外,我们双方合作确保Cadence的设计流程可以让客户整合ARM Mali-T880 GPU与ARM CoreLink CCI-500,从而在先进工艺节点上实现最佳的效果。Cadence系统级芯片开发环境,支持ARM最新的高端移动IP套件,已经全面通过严格的测试,设计人员可以放心采用这些最新的技术。”来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈