首页/文章/ 详情

Cadence发布业界首款基于机器学习引擎的新版数字全流程

3小时前浏览2

 
 
 


Cadence新版数字全流程全面优化

改善设计质量并提高3倍吞吐量

  • 采用统一的布线和物理优化引擎,已经完成数百次从16nm到5nm及更小工艺节点的成功投片

  • 业界首款支持机器学习的统一物理优化引擎,PPA较前代流程提升达20%

  • 唯一采用集成时序和电压降签核引擎的数字全流程,为用户提供独一无二的签核收敛


中国上海,2020年3月18日——楷登电子(美国Cadence公司,NASDAQ:CDNS)今日发布已经过数百次先进工艺节点成功流片验证的新版Cadence数字全流程,进一步优化功耗,性能和面积,广泛应用于汽车,移动,网络,高性能计算和人工智能(AI)等各个领域。流程采用了支持机器学习(ML)功能的统一布局布线和物理优化引擎等多项业界首创技术,吞吐量最高提升3倍,PPA最高提升20%,助力实现卓越设计。


     

如需了解更多有关Cadence新版数字全流程的信息,请访网址:www.cadence.com/go/digital。


 


经过多项关键技术,全新Cadence数字全流程实现了PPA和吞吐量的进一步提升:

   
  • Cadence数字全流程iSpatial技术:iSpatial技术将Innovus™ 设计实现系统的GigaPlace™ 布线引擎和GigaOpt™ 优化器集成到Genus™ 综合解决方案,支持布线层分配,有效时钟偏移和通孔支柱等特性。iSpatial技术让用户可以使用统一的用户界面和数据库完成从Genus物理综合到Innovus设计实现的无缝衔接。

  • 机器学习(ML)功能:ML功能可以让用户用现有设计训练iSpatial优化技术,实现传统布局布线流程设计裕度的最小化。

  • 优化签核收敛:数字全流程采用统一的设计实现,时序签核及电压降签核引擎,通过所有物理,时序和可靠性目标设计的同时收敛来增强签核性能,帮助客户降低设计裕度,减少迭代。


“基于已经广泛采纳的集成流程,全新的增强版数字全流程进一步强化了Cadence在数字与签核设计领域的领导力,助力客户实现SoC卓越设计,”Cadence公司资深副总裁兼数字与签核事业部总经理腾晋庆博士表示。“我们与客户紧密合作,缓解大规模设计下日益紧张的时间压力,提供高效达成PPA目标的全部所需。”

   

▲Cadence公司资深副总裁兼数字与签核事业部总经理Chin-Chi Teng博士

Cadence数字全流程包括Innovus设计实现系统,Genus综合解决方案,Tempus时序签核解决方案和Voltus IC电源完整性解决方案。流程为客户提供实现设计收敛的快速路径和更好的可预测性,支持公司的智能系统设计™ 战略,助力实现先进工艺节点片上系统(SoC)的卓越设计。

客户反馈

   

“我们一直不遗余力地让高性能核心满足越来越高的性能目标。通过Innovus设计实现系统GigaOpt优化器工具新增的ML能力,我们得以快速完成CPU核心的自动训练,提高最大频率,并将时序总负余量降低80%。签核设计收敛的总周转时间可以缩短2倍。

-MediaTek公司计算和人工智能技术事业部总经理,Dr. SA Hwang


“Cadence数字全流程的iSpatial技术可以精确预测完整布局对PPA的优化幅度,实现RTL,设计约束和布局布线的快速迭代,总功耗减少6%,且设计周转时间加快3倍。同时,Cadence独特的ML能力让我们在Samsung Foundry的4nm EUV节点训练设计模型,实现了5%额外性能提升和5%漏电功率减少。”

- Samsung Electronics代工设计平台开发执行副总裁,Jaehong Park

关于Cadence



Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向消费电子、超大规模计算、5G通讯、汽车、航空、工业和医疗等最具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续六年名列美国财富杂志评选的 100 家最适合工作的公司。 


© 2020 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。

 
来源:Cadence楷登
System电源电路航空汽车电子电源完整性消费电子芯片Cadence人工智能
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-27
最近编辑:3小时前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 233课程 0
点赞
收藏
作者推荐

Cadence发布Tempus电源完整性签核方案

要点:业界首款将STA与电源分析相结合的集成式电源完整性解决方案,可在7nm及更先进节点下实现更可靠、更全面的签核在不影响高阶节点低压设计签核质量的前提下,降低IR压降设计余量以优化功耗和面积利用专有无激励算法捕捉最坏情况下的功耗翻转情况,在不增加运行时间的前提下提高IR压降分析的可靠性帮助用户在流片前识别并自动修复故障根源中国上海,2019年11月15日——楷登电子(美国Cadence公司,NASDAQ:CDNS)发布Tempus电源完整性解决方案,业界首款全面的静态时序/信号完整性和电源完整性分析工具,帮助工程师在7nm及更小节点创建可靠设计。该解决方案集成了业界广泛使用的Cadence Tempus时序签核解决方案与Voltus IC电源完整性解决方案。使用这款新工具,客户可以在不牺牲签核质量的前提下大幅降低IR压降设计余量,优化功耗和面积。早期使用案例表明,Tempus电源完整性解决方案可以正确识别IR压降错误,在流片前预防出现硅片故障,并将硅片最大频率提高10%。全新Tempus电源完整性解决方案结合了久经考验的Cadence Tempus时序签核解决方案和Voltus IC电源完整性解决方案签核引擎,帮助设计人员评估总体时序对IR压降的影响,减少工程量并加快设计收敛。该工具的其他主要优势包括:· 降低IR压降设计余量,优化功耗和面积:智能激励生成和IR压降时序影响的直接计算减少了对更大安全余量的需求,从而优化功耗和面积。· 全面的签核覆盖:自动创建激励以实现完全覆盖,同时搜索电压敏感路径上的潜在故障,从而提高签核IR压降分析的可靠性。· 用专有的无激励算法识别电压敏感路径:将灵敏度分析与通过机器学习(ML)技术开发的专有算法相结合,有效识别最有可能受到IR压降影响的关键路径。Tempus电源完整性解决方案可以高效提高IR压降分析覆盖范围,无需额外且耗时的外部激励输入。· 查找并修复潜在的IR压降故障:电压敏感高风险故障场景的预知性能够帮助设计人员在设计早期发现潜在问题并自动修复。“IR压降分析是一项关键的签核技术。对目前依靠高电阻低金属层运行的高速芯片而言,它的重要性与日俱增。”Arm物理设计事业部青年院士Marlin Frederick表示。“我们对Tempus电源完整性解决方案的评估表明,基于合理的计算量,Cadence的完整方案比传统的激励流程覆盖范围更大。”“我们在深度集成RTL-to-GDS解决方案上不懈努力,让新功能的实现成为可能,帮助客户以业界前所未有的方式实现卓越设计,” Cadence公司副总裁,数字与签核事业部总经理Chin-Chi Teng博士表示。“Tempus电源完整性解决方案解决了依赖于IR压降的时序问题,反之亦然。此外,我们的组合签核引擎为客户提供了更加便捷高效的解决方案。”Tempus电源完整性解决方案是Cadence数字实现与签核流程的组成部分,为客户提供设计收敛的快速路径和更强的可预测性。这款新工具支持公司的“智能系统设计”战略,助力实现高阶工艺节点片上系统(SoC)的卓越设计。Cadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“智能系统设计”(Intelligent System Design)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、数据中心、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。 © 2019 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。Arm是Arm Limited(或其子公司)在美国和/或其他地方的注册商标。所有其他标识均为其各自所有者的资产。 来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈