首页/文章/ 详情

高端访谈:为什么Cadence会收购AWR?

1天前浏览2

高端访谈:Glen Clark,

Cadence公司定制IC与PCB事业部研发副总裁

Interview by MICROWAVE JOURNAL 微波杂志

 
Q
A
&


问:为什么Cadence会决定收购AWR?


Glen Clark:从历史上看,我们在硅上的射频设计方面一直非常强大,但在III-V技术或微波/毫米波设计中提供的射频设计产品却有限。以前,我们的用户都是采用AWR和Cadence平台之间的松散集成,但是现在,用户需求已经改变。


当我们与AWR团队合作将AWR的AXIEM紧密集成到Cadence Virtuoso平台时,我们看到将其他AWR仿真技术集成到Cadence工具中的类似合作机会,这将为我们和我们的客户提供巨大的机遇。通过收购,我们很高兴现在能够成为一个团队。



问:AWR软件将填补哪些具体的技术空白?


Glen Clark:AWR设计工具适用于从事微波和毫米波产品设计的工程师(无论是芯片、电路板还是系统级)。Cadence的传统是硅芯片设计,而AWR在与RF/微波设计有关的专门分析和模型,尤其是GaAs和GaN III-V半导体方面拥有更多的经验。


在通信和航空航天领域中,微波和RF设计人员都已使用AWR软件来缩短复杂应用设计产品的上市时间,并完成半导体和消费电子项目。



问:如何将AWR产品和人员整合到Cadence中?AWR是否仍将是重点产品领域?


Glen Clark:我们完全致力于AWR产品套件的持续,它将仍然是我们非常关注的产品领域。实际上,当我们在进行收购评估的尽职调查时,我们听到一个一致的信息,即AWR不仅拥有出色的设计工具,而且在支持客户方面也做得非常出色。我们希望确保客户继续得益于这种出色的服务。


此外,我们计划在整个Cadence产品线中结合AWR技术,我们已经看到了许多机会,通过AWR与现有Cadence产品之间的紧密集成,我们可以为客户提供最佳支持。



问:这两个全球销售和支持团队将如何运作?


Glen Clark:关于销售和支持团队,尽管我无法评论团队运作的具体细节,但我可以说两点:


我们知道,射频/微波设计师需要非常专业的支持,而AWR为我们带来了丰富的销售和技术支持人才,从而增强了我们现场团队的专业知识及支持客户的能力。同时,我们正在进行产品和人员的整合,可以说的是,我们很幸运能拥有业内最好的销售和支持团队。



问:您如何计划与Cadence工具相结合的AWR软件平台?哪方面有意义整合,哪方面将继续独立?是否有长期计划来进行更深层次的整合?


Glen Clark:当我们着眼于客户所面临的挑战时,我们自然会看到需要在Cadence产品组合中进行更紧密的集成。因此,在我们继续积极开发AWR产品套件的同时,我们还发现了许多需要进行更紧密集成的机会。我们目前正在进行长期和短期解决方案的开发工作,在最终确定计划时,我们将分享更多细节。



问:Cadence的“智能系统设计”(“Intelligent System Design”)策略是什么?AWR的加入如何适应或扩展该策略?


Glen Clark:Cadence“智能系统设计”策略使我们的客户能够通过使用我们广泛的解决方案组合,从而实现更高的效率和卓越的设计。我们都知道,大多数最终用户很少仅仅单独购买芯片,而是购买芯片为关键组件的产品。所以我们需要将重点拓宽在芯片设计的更高层次,以优化最终使用该芯片的方式。而且,随着数据的爆炸式增长,我们的客户有更多的机会使他们的产品更加智能。


Cadence和AWR具有巨大的协同机制。设计师需要解决广泛应用中许多具有挑战性的RF /微波集成问题,这是AWR产品和团队的DNA。



问:宣布收购AWR时,Cadence还宣布了与National Instruments(NI)的合作,以创建从设计到测试的流程,将Cadence EDA平台与NI的模块化仪器和LabVIEW环境集成在一起。请介绍一下这对于Cadence和NI客户的意义以及具体合作模式。AWR技术是如何融入到这个合作当中的?


Glen Clark:NI和Cadence之间的战略联盟的目标是为客户提供从硅前设计到硅后测试的无缝流程,目的是加快下一代IC和模块的开发和测试,从而满足新兴的移动,汽车和无线产品领域。因此,NI和Cadence正在合作,将在设计过程中创建一个连接的流程——从硅前的设计验证到混合信号测试工作台和激励的再利用,以及芯片的验证到生产测试。



问:自收购AWR公布以来,Cadence还收购了Integrand。这项新的收购是如何满足Cadence的发展战略的?


Glen Clark:对Integrand的收购是我们致力于为开发RF通信IC的客户扩展解决方案的更进一步。


Integrand EMX技术提供了用于分析和提取的业界领先的矩量法(MoM)解算器技术,使设计人员能够准确,高效地仿真大型Si RFIC,例化芯片上的无源元件,并分析3D互连的寄生效应IC系统。


Integrand在硅技术方面的实力可很好地补充AWR在GaAs和GaN方面的专业技术,并进一步的加强了我们的智能系统设计策略。



问:告诉我们您的背景以及您目前的职责


Glen Clark:在过去的35年中,我一直在技术软件领域工作,最近16年一直在Cadence工作。大部分时间都在Cadence的定制IC部门,在过去的6年中领导了我们的Virtuoso研发团队。


我们最近合并了Virtuoso和Allegro的研发团队,现在,随着AWR团队的加入,我期待着这个世界级团队的未来成就。



问:在您一直进行的工作中,有哪些事情激励过您?


Glen Clark:当我想到我一生中的导师时,无论是对家庭还是对待工作,他们都对自己的想要做的事情表现出坚定的专注与承诺。他们以极大的诚信执行,并以最大的尊重对待每个人,非常愿意帮助他人实现目标。同样我在工作中,意味着我和团队将尽一切努力确保我们的客户的流片,每一次都能按时的成功进行。


我们非常期待看到客户能够成功,这一点驱动着我们做出的每个决定。长期以来,Virtuoso和Allegro团队都是如此,AWR团队也是如此。我认为这种文化共享将对于我们的无缝集成至关重要。



   


关于Cadence



Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向消费电子、超大规模计算、5G通讯、汽车、航空、工业和医疗等最具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续六年名列美国财富杂志评选的 100 家最适合工作的公司。

   



© 2020 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。

 
来源:Cadence楷登
System电路半导体航空航天汽车电子消费电子UM爆炸CadenceLabVIEW
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-27
最近编辑:1天前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 233课程 0
点赞
收藏
作者推荐

新的AI时代需要新架构:Tensilica Vision Q6

Paul Mclellan特别邀请Cadence资深博主Paul Mclellan分享关于Cadence热门技术和产品信息。Paul曾任Cadence全球副总裁 视觉应用与人工智能(AI)正朝着精细化的方向发展,其背后的多种推动力中,最重要的两种是高端智能手机的先进功能以及ADAS(高级驾驶辅助系统)/自动驾驶技术。智能手机的面部识别功能需要同时调用视觉与AI处理两种技术,而且技术难度不断增加。最难的部分在于非理想状态下的面部识别,如侧脸、戴帽子、部分脸被围巾遮盖等。为此,智能手机的摄像头变得越来越精细,采用多种传感器实现高动态范围图像(HDR)、双摄变焦、图像稳定等功能。第二个推动力,即ADAS,它的设计需要满足两大需求。第一个是面向特定功能的性能要求,比如行人侦测、驾驶员注意力监控、道路偏离预警;第二个是降低功耗。大多数芯片都安装在空气流通较差的环境(没有风扇),甚至极端温度环境,如前挡风玻璃上后视镜的背面。还有一些其他驱动因素,如虚拟现实、增强现实、机器人、无人机、监控摄像头等技术的发展,它们的需求与上述场景大同小异。上述功能、视觉和AI技术通常被集成到单独的摄像头管道,从降噪、视觉后处理等任务开始,再到图像分类和分割。有时候,AI需要先完成场景分类,然后再执行HDR或Bokeh焦外成像(模糊处理在日语里被称作 boke)等精细图像处理任务。总体看来,目前有以下三种技术需求:将视觉和AI处理集成在单一DSP提升性能极低功耗的限制为了满足这三种技术需求,新一代Tensilica Vision处理器应运而生。全新Tensilica Vision Q6简介提高性能,我们考虑了下面几套可选方案:增加SIMD宽度或VLIW槽的数量。但是这样会增加编程难度,因为很多闲散资源无法有效利用。简单地增加算力比有效地利用算力要简单。多核。可以立马将可用处理能力提高一倍(或更多),但是需要两倍的本地内存,而且很难做到每个核计算负载的平衡升频。显而易见的提高性能的方法,但代价是面积(成本)和功耗的增加打造更高性能的新架构Cadence决定采取第四种方案。全新Vision Q6 DSP是第五代产品,面向视觉和AI 应用量身打造,采用13级流水线,16nm工艺下可实现1.5GHz处理器频率。较上一代P5,相同版图面积条件下的频率提升达50%。峰值性能的效率提高1.25倍。采用标准图像处理内核时,性能提升可达2倍。流水线构成如下:指令前端(3级)指令解码与分派(2级)AR/标量整数管道(5标量寄存器/标量流水线)矢量DSP(3级)读取和写入会在指令解码一级完成后分别进行。同时,矢量执行和标量执行也分开进行,这样可以提高标量性能,并提供了增加标量cache的机会。该cache可以提高标量处理能力50%,而且存储器速度越慢,cache优势就越明显(与没有cache的情况相比)。Q6的另一个新特色是添加了一个分支预测。流水线越深,这个功能就越重要,因为一旦错过就必须清空并重新填充流水线。Q6与P6向上兼容,为P6写的任何代码都可以无需修改在Q6上运行。但是Q6有一些新指令无法在P6上运行。凭借AXI4互联技术,Q6可以在多处理器环境中运行。用户不仅可以使用多个Q6 核,在VQ6的系统中增加VisionC5来分担AI的处理。 Q6编程在芯片上设计一大堆高性能处理资源是很容易的,但程序员可能最终无法从高层软件开发中获得这些处理资源。AI采用多种框架,Q6可以实现以下功能:安卓神经网络:在安卓平台(即非苹果智能机)上实现本地AI应用TensorFlow、TensorFlow Lite、Caffe定制层支持:用户可以在标准网络基础上自行添加特殊功能支持多种标准神经网络(MobileNet、Inception、Resnet、VGG、Segnet、FCN、YOLO、RCNN、SSD等)安卓神经网络(ANN)相对比较新,去年10月刚刚发布,到现在也就半年的时间。ANN提供的神经网络API可以让开发者无需关注具体AI处理是在应用处理器(通常是高端ARM处理器)还是在专有的AI DSP上执行。。Q6支持运行在安卓8.1系统(Oreo)的ANN,可实现实时的优化执行。右图显示的是ANN各组件的协作方式。作为专用处理器(也可称DSP,术语不同而已)的Q6位于流程的中心。上图中显示的是现有Tensilica AI工具链,也称为XNNC(Xtensa神经网络编译器)。该工具链需要一个神经网络描述符(在Caffe或Tensorflow框架下)将其编译成可以在Q6(或P6、C5)上运行的代码。它可以自动处理许多管理工作,如DMA和tile管理。Tensilica AI处理技术采用8位定点权重,但经过几年的发展,32位浮点和8位定点也能实现同样的精度了(约0.5%量子化误差),其好处就是可以节省大量的功耗和面积。对于HDR、语音身份认证、图像稳定等特殊算法,Cadence正与相关领域的合作伙伴展开广泛合作。我们还是Khronos公司OpenVX工作组的负责人,推动视觉处理分流标准的开发。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈