首页/文章/ 详情

Tensilica Xtensa满足汽车功能安全,达到ISO 26262 ASIL-D等级

2月前浏览41
具有 FlexLock 功能的 Tensilica Xtensa 处理器 IP 通过了 ASIL-D 功能安全独立认证,可用于对安全性要求最高的汽车应用
     

中国上海,2021 年 7 月 29 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,SGS-TÜV Saar 已独立认证具有 FlexLock 功能的 Cadence® Tensilica® Xtensa® 处理器符合 ISO 26262:2018 标准,达到 ASIL-D 等级,这是汽车安全完整性等级评级的最高级别。


该功能安全认证涵盖从基础微控制器到高性能 DSP,它们都拥有 FlexLock 配置选项,提供更强的随机故障保护,并遵循稳健的安全流程开发,防止系统故障。带有 FlexLock 功能的 Tensilica Xtensa 处理器非常适合汽车市场,专为人工智能、视觉、雷达、激光雷达、音频、车联网(V2X)和控制应用量身定制。    

“Cadence Tensilica FlexLock 处理器专门针对汽车应用进行了优化,是业界第一批完全符合 ASIL-D 功能安全标准的处理器,”SGS-TÜV Saar 半导体功能安全主管 Wolfgang Ruf 表示,“根据 ISO 26262:2018 标准进行的 ASIL-D 系统和随机故障避免综合评估认证,证明 Cadence IP 达到了极高的功能安全质量水平。系统级芯片设计人员可以放心的采用,应用已获得功能安全认证的 Tensilica 处理器 IP 设计,可以满足汽车行业严格的安全关键要求。”


符合 ASIL-D 标准的关键是新的 FlexLock 功能,它为灵活和可扩展的 Xtensa 处理器架构增添了对 Lockstep 的支持。


Lockstep 是一种经过验证的方法,通过在硬件级别提供核心逻辑的冗余来提高软件执行的安全性。它不仅提供了获得 ASIL-D 认证所需的支持,而且 FlexLock 还为设计团队带来了在 ASIL-B 解决方案中独立运行两个处理器的能力。


此外,FlexLock 解决方案允许以 Lockstep 方式运行本地内存和两个处理器的缓存,实现了更高级别的内存故障保护。

“在满足汽车行业新兴趋势和需求方面,功能安全特性的创新仍将是关键所在,”NXP 公司 ADAS MCU 项目经理 Robert Dunnigan 表示,“我们很高兴地看到,Cadence 正在为 Tensilica IP 产品线增加重要的功能安全机制,比如 FlexLock 双核 Lockstep 功能。”

“汽车行业当前的趋势要求达到更高的功能安全水平,”加特兰微电子(Calterah)资深市场总监刘洪泉表示,“增添 FlexLock 双核 Lockstep 功能可满足最关键的功能安全要求,这是 Cadence 致力于满足客户需求的有力证明。”

“更高的自动驾驶能力需要在汽车应用领域的边缘实现更高水平的智能计算,这推动了对更高的功能安全水平的需求,”Cadence 公司 Tensilica 市场资深群总监 Larry Przywara 表示,“随着 FlexLock 功能的引入,Tensilica 控制器和 DSP 的用户可以获得 ASIL-D 这一最高级别认证,以及它所带来的随机硬件故障保护。选择 Tensilica IP 来加快 ADAS、雷达、激光雷达、V2X 和视觉处理速度的设计工程师可以确信,他们能够满足客户对功能安全的要求。”


与其他 Xtensa 处理器一样,获得 ASIL-D 认证的内核可以使用 Tensilica 指令扩展(TIE语言进行定制,针对特定应用优化 IP,兼具适当的性能水平和最高级别的安全性。


具有 FlexLock 功能的 Tensilica Xtensa 处理器现已上市,可实现卓越的系统级芯片设计,支持 Cadence 的智能系统设计(Intelligent System Design)战略。

来源:Cadence楷登
System电路半导体航空汽车电子消费电子芯片Cadence控制人工智能
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-02
最近编辑:2月前
Cadence楷登
签名征集中
获赞 2粉丝 109文章 636课程 0
点赞
收藏
作者推荐

Cadence和三星加速开发3纳米混合信号设计

三星和 Cadence 合作开发 Mixed-Signal OpenAccess PDK,助力数据中心、网络、5G、移动、工业及汽车应用混合信号设计实现与验证的无缝集成中国上海,2021 年 9 月 9 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,与 Samsung Foundry 合作开发已经验证的 Mixed-Signal OpenAccess 工艺设计开发包(PDK)技术文件,支持从 28FDS 到基于 GAA 的 3 纳米工艺等三星制程技术。Mixed-Signal OpenAccess PDK 可以确保 Cadence® 的定制化工具和数字设计工具在三星工艺技术环境下无缝运行,帮助双方共同客户缩短产品上市时间。Mixed-Signal OpenAccess PDK 将提高数据中心、网络、5G、移动、工业及汽车应用混合信号设计的生产效率。与面向三星工艺技术的 Mixed-Signal OpenAccess PDK 搭配的 Cadence 数字工具包括:Innovus™ 设计实现系统、Genus™ 综合解决方案、Voltus™ IC 电源完整性解决方案、Quantus™ 寄生提取解决方案、PVS 物理验证系统、Tempus™ 时序签核解决方案、Voltus™-Fi 定制电源完整性解决方案以及 LPA 光刻物理分析工具。PDK 中的 Cadence 定制 IC 开发工具包括:Virtuoso® ADE 产品套件、Virtuoso 原理图编辑器、Virtuoso 版图套件、 Virtuoso 版图套件电气感知设计(EAD)、Spectre® X 仿真平台以及 LDE 电气分析工具。协同使用 Mixed-Signal OpenAccess PDK 和 Virtuoso 及 Innovus 平台,客户可以在统一的 OpenAccess 数据库中无缝获取混合信号设计。协同设计方法可以鼓励模拟及数字团队在芯片规划、设计、实现、物理验证和签核时分担责任,顺利合作,提高整体生产效率并增加设计吞吐量。Mixed-Signal OpenAccess PDK 让设计流程更流畅: 高级布局规划和接脚优化:用户可以利用 Virtuoso 平台提供的限制条件驱动的布局功能,提前规划设计中敏感的模拟组件,然后在 Innovus 系统中利用时序驱动完成同一个设计数字模块的布局。用户可以在任一工具中修复或移动接脚位置,优化整体布线。 强大的模块和芯片布线能力:用户可以利用定制化设计工具提前对模拟走线进行布线,并使用支持实时 DFM 热点检测和自动修复的时序驱动布线工具快速完成剩余工具,满足 DFM 签核的强制需求。优化的静态时序分析(STA):Innovus 和 Tempus 解决方案可以自动识别混合信号设计中时序路径上的逻辑单元,在忽略不影响时序的模拟电路的同时,执行时序分析。优化的 EM-IR 分析:采用全新的阶层式方法快速分析混合信号设计的电迁移和 IR 压降(EM-IR)。“Cadence Mixed-Signal OpenAccess PDK 的认证已经完成,Virtuoso 和 Innovus 流程良好的互操作性,让我们的 IP 工程师在公司的内部设计项目中受益匪浅。”三星电子代工设计副总裁 Jongwook Kye 表示,“该流程可即刻供双方共同客户使用,他们可应用我们丰富的制程工艺来创建高质量设计。这一合作再次印证了我们与 Cadence 的创新成果,确保双方客户持续获取最优工具,提高生产效率,加速设计流程。”“我们与三星合作开发了 Mixed-Signal OpenAccess PDK,帮助客户更高效地为新应用创建混合信号设计。”Cadence 公司数字与签核事业部研发副总裁 Michael Jackson 表示,“利用这一新 PDK,客户可以利用 Cadence 的数字与定制化 IC 工具以及三星的工艺技术实现更优秀的功耗、性能和面积目标,在更短的时间内及时交付新设计。”Cadence 数字与定制化 IC 流程支持 Cadence 智能系统设计(Intelligent System Design™)战略,帮助客户实现卓越的片上系统(SoC)设计。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈