首页/文章/ 详情

Cadence 推出新的台积电 N16 毫米波参考流程,加快射频设计

2月前浏览55

Cadence 携手台积电,赋能 N6 毫米波射频设计,加速推进移动、5G 及汽车应用创新


中国上海,2022 年 11 月 3 日 —— 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence 射频集成电路解决方案支持台积电的 N16RF 设计参考流程和制程设计套件(PDK),助力加速推进新一代移动、5G 及汽车应用。通过 Cadence 与台积电的持续合作,双方的共同客户可以使用支持台积电最新 N16RF 毫米波半导体技术的 Cadence 解决方案来进行设计。


Cadence 射频集成电路解决方案支持 Cadence 智能系统设计(Intelligent System Design)战略,助力实现系统级芯片(SoC)的卓越设计。


       
       

完整的射频设计参考流程包括无源器件建模、模块级优化、敏感版图布线网电磁寄生参数签核、带有定制无源器件及自发热效应的 EM-IR 分析。该参考流程提供了针对台积电 N16RF 毫米波工艺技术进行优化的几款产品,包括 Cadence Virtuoso® Schematic Editor、Virtuoso ADE Product Suite 和集成的 Spectre® X Simulator 及射频选项。

此外,该流程还具有大容量电磁(EM)模型生成功能,使用 Cadence EMX® 3D Planar Solver 将 S 参数模型无缝反标注到原理图中,并使用 Voltus-Fi Custom Power Integrity Solution 进行自发热 EM-IR 分析,实现 EM 和 RCX 模型的自动管理,获得精确的射频结果。借助该流程,用户可以有效地管理工艺角仿真,提高设计可靠性。

     
     


EMX Planar 3D Solver 和 Quantus Parasitic Extraction 集成到 Virtuoso 平台,实现耦合效应的分层提取,有力地保障了全设计电磁寄生参数签核。Cadence 射频集成电路全流程提供了一种有效的方法,利用高度整合的统一设计环境,帮助工程师实现设计目标—性能、功耗效率和可靠性。


“通过与 Cadence 的持续合作,客户能够利用 Cadence 认证的流程和我们先进的 N16 毫米波工艺技术提高生产力,”台积电设计基础设施管理部门负责人 Dan Kochpatcharin 表示,“借助这个新的参考流程,打造新一代移动、汽车、5G、医疗和航空航天设计的设计者可以更加轻松地快速采用我们的技术。我们已经看到有客户利用我们的技术来推动创新。”

“通过与台积电的紧密合作,利用其 N16 毫米波工艺技术以及我们全面的射频和射频集成电路流程,客户可以获得更先进的技术和能力,打造极具竞争力的设计,”Cadence 高级副总裁兼定制 IC与 PCB 事业部总经理 Tom Beckley 表示,“Cadence 力求为我们的共同客户提供更好的流程,我们不断听取客户反馈,了解他们的实际设计需求。这些反馈使我们能够相应地优化流程,这样客户就能专注于设计而不是集成。”

来源:Cadence楷登
ACTSystem寄生参数电路半导体航空航天汽车电子消费电子Cadence
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-02
最近编辑:2月前
Cadence楷登
签名征集中
获赞 2粉丝 109文章 636课程 0
点赞
收藏
作者推荐

3D-IC 设计之如何实现高效的系统级规划

本文作者:Guozhi XuCadence公司 DSG Product Validation Group Cadence Integrity 3D-IC 平台是业界首个全面的整体 3D-IC 设计规划、实现和分析平台,以全系统的视角,对芯片的性能、功耗和面积 (PPA) 进行系统驱动的优化,并对 3D-IC 应用的中介层、封装和印刷电路板进行协同设计。 近几年,随着摩尔定律的失效,集成电路的设计发展逐渐从传统的二维平面转向立体,人们获得了三维带来的诸多优势,比如:更短的引线、更低的功耗、更高的性能和带宽、更小的封装尺寸、以及更好的良率,但同时三维设计也带来了新的挑战:例如设计的聚合与管理、额外的系统级验证等。过去行业中的解决方案多借助于点工具搭建的流程,裸片和裸片、裸片和封装之间的设计缺少联系,无法进行早期的探索和获得反馈。为了使集成后的系统仍能满足设计要求,必须过度设计以留下余量,造成性能受限并且成本高昂。Cadence 在 2021 年推出的 Integrity™ 3D-IC 平台,正是为了应对这些挑战而设计。 Cadence Integrity™ 3D-IC 平台集成了 3D 设计规划与物理实现,能够支持系统级的早期和签核分析,全面完整地助力设计者实现由系统来驱动的 PPA 目标。 3D-IC的流程包括从系统级规划,到单个芯片物理实现,再到系统级分析和验证。今天我们主要介绍:Cadence Integrity™ 3D-IC 系统级规划1.系统级规划和优化2.系统连接性检查3.Integrity 3D-IC 与系统分析工具的融合1. 系统级规划和优化芯片的堆叠Feedthrough 的插入Bump 的规划与优化3D 图形界面在传统的 3D-IC 设计当中,系统级规划通常是通过人工规划来实现的。这使得系统级的更新需要比较长的迭代周期。Integrity 3D-IC 系统级规划工具可自动高效地实现芯片的堆叠、feedthrough 的插入、Bump 的规划和优化等功能。工具可以实时显示每个操作的结果,让用户对于设计的结果一目了然。与此同时,TCL 命令的引入让用户可以像使用数字后端工具一样,通过脚本来进行系统设计和定制自动化流程。这也是 Integrity 3D-IC 平台最为突出的特点之一。芯片的堆叠:在 Integrity 3D-IC 当中,用户可以在图形界面上或者 TCL 命令轻松地更改芯片的摆布和堆叠。Integrity 3D-IC 支持所有的堆叠方式,包括 Face-to-Face, Face-to-Back, Back-to-Back 和 Back-to-Face。堆叠方式更新的结果也能够实时显示在图形界面上。 Feedthrough 的插入:系统的输入输出通常存在于封装上,上层芯片输入输出信号有时候需要穿过下层芯片,而并不与下层芯片发生数据交换,这样的路径我们称为 feedthrough。比如在下图所示的系统中,bottom_die 当中的路径A起到了连接 top_die 和封装 PKG 的作用。这样的路径就是 feedthrough : 然而,feedthrough 路径可能并没有被 插入到下层芯片的逻辑网表当中。比如上图所示路径A,就可能直接由 PKG 的端口连接到 top_die 的端口。Integrity 3D-IC 提供了自动插入 feedthrough 的功能。在下图当中,我们列出了一些比较常见的 feedthrough 的插入: Bump 的规划与优化:Bump 的规划和芯片当中的功能模块密切相关。如果 Bump 距离功能模块的输入输出太远,会对时序产生不好的影响。Integrity 3D-IC 可以快速地完成基于芯片功能模块的 Bump 规划。用户可以分区域指定 Bump pattern(包括Bump cell,Bump pitch,stagger等),从而可以对不同的 power domain 或 IP block 区域创建不同的 Bump,如下图所示: Bump 规划完成之后,需要检查 Bump 之间的连接关系有没有交叉的部分。如果发生交叉,对后续的 Bump 绕线有比较大的影响。我们最好能够在系统级规划的阶段解决交叉的问题,避免绕线完成之后再进行迭代。Integrity 3D-IC 提供了一种自动解决连接交叉的方案:将比较关键的 Bump 端固定,对另一端进行自动优化。经过优化,达到 Bump 连接交叉比较少的状态,从而让后续 Bump 绕线变得更加容易。 3D图形界面:芯片设计进入三维之后,连接关系也从平面走向立体。Integrity 3D-IC 推出了三维图形界面,让 3D-IC 设计更加直观具体。 2. 系统连接性检查芯片间接口连接性实时自动检查系统连接关系图在 3D-IC 设计中,芯片间接口连接性是非常关键的,会直接影响最后的 LVS 核签。Integrity 3D-IC 提供了自动检查和手动检查两种方式。芯片间接口连接性实时自动检查:Integrity 3D-IC 提供了实时自动检查的功能,用来检查做完 Bump 规划和优化之后,Bump 的物理连接关系是不是和逻辑连接关系一致。这个检查是实时的,不需要通过LVS签核工具来进行迭代。如果有悬空的 Bump、Bump offset、不正确的 Bump 物理连接等问题都会被报出来。用户可以在早期解决这些问题,从而避免在物理实现做完之后才通过 LVS 核签工具发现这些问题,增加迭代的周期。这个检查有一点类似于 Innovus 当中的 connectivity check。 系统连接关系图:在系统连接性检查当中,用户如果想对某一条路径的连接性进行 debug,可以使用 Integrity 3D-IC 的系统连接关系图。这个图可以将特定路径的全部系统连接关系显示出来。用户可以基于结果进行调试。 3. Integrity 3D-IC与系统分析工具的融合 在做完系统级规划之后,我们希望能够直接进入物理实现工具做芯片物理实现,或者进入分析和验证工具做早期系统分析验证。Integrity 3D-IC 和 Cadence 的数字后端工具 Innovus、模拟版图工具 Virtuoso、封装设计工具 Allegro 工具等都实现了不同程度的集成。不同工具之间可以实现数据的无损交换和设计环境的自由切换。Integrity 3D-IC 也提供了和部分常用 Cadence 分析工具的接口,包括热分析工具 Celsius、功耗分析工具 Voltus、静态时序分析工具 Tempus、物理验证工具 Pegasus。工具提供了 Flow Manager 的图形界面,来方便用户方便地使用各种分析验证工具,而不受制于分析验证工具使用经验这部分内容我们后续会做具体详细的介绍,这里就不再赘述。至此,我们简单地介绍了 Integrity 3D-IC 系统级规划平台的特点,包括系统级规划和优化、系统连接性检查、Integrity 3D-IC 与其他工具的融合。希望 Integrity 3D-IC 能够方便越来越多工程师的系统设计,加速优秀的芯片产品落地,推动后摩尔时代的发展。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈