首页/文章/ 详情

DPD的反馈通道设计注意事项

1天前浏览1

DPD很多论文都有讲过,主要的关注点就是DPD功放非线性模型的搭建,前文也有一些关于这一块的解析和仿真。大家可以翻翻看。

今天主要讲一下DPD的负反馈电路

数字预失真(DPD)是目前无线通信系统中最基本的构建块之一。其用于提高功率放大器的效率。通过减少功率放大器在其非线性区运行时产生的失真,功率放大器的效率可得到大幅提升。

由上图可知,DPD主要由功放电路、预失真模型、和反馈通道组成。

反馈电路的作用就是为了提取非线性分量,也就是失真分量。

所以说反馈电路是DPD能否起到作用的关键一步(不要小看这个反馈电路)

那么反馈电路有什么注意事项呢?

一、带宽

一般DPD都是用来去提升邻道抑制比的,邻道功率抑制比一般最少看2个,多的看三个,所以为了准确的提取非线性失真,一般反馈通道的带宽是正向电路的5~7倍,也就是至少提取了5次互调分量。    

二、ADC的采样率

反馈通道的带宽是正向通道的带宽的5~7倍,意味着反馈通道需要更高的采样率。

三、反馈通道不能产生新的非线性

DPD的功能就是为了抵消正向电路的非线性,所以反馈电路不能引入新的非线性,这样会让DPD的效果大打折扣。因为正向的功率很高,一般反馈电路不会再引入有源射频器件。

四、采集的反馈功率恒稳定

为了减小数据计算的复杂度,一般而言送给ADC采集的功率是稳定的,所以反馈电路一般会含有数控衰减电路(别问为什么不是放大)    

五、ADC的采样位数要够多

SNR=6.02N+1.76

ADC不仅要采样率高,而且动态范围要够大,因为要采集信号的五次甚至7次互调,为了使信号上不至于失真,下能够采集到想要的信号,那么ADC的SFDR要够大。比如说有的基站要求邻道指标达到70dBC,那么收敛过程中,反馈采集到的动态范围至少要满足这些。

总结

相比正向电路而言,对与射频工程师来说,反馈电路设计时需要考虑和注意的地方更多。

祝好!

   

来源:射频通信链
非线性电路通信数控
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-07-28
最近编辑:1天前
匹诺曹
签名征集中
获赞 6粉丝 39文章 396课程 0
点赞
收藏
作者推荐

射频学习有技巧吗—突击面试

关注我很久的朋友都知道,我做了十年的射频,在一家通信公司做个小主管。之前也分享过一些面试的心得。做射频的这些年带过一些徒弟,做过几年面试官,招过一些人,根据这些年的经验很清楚的明白甲方需要的是什么样的工程师,也发现大部分射频人的缺陷是什么。在大家的影响中射频的学习是一个漫长的过程,但是其实射频有技巧,有方法。至少突击面试有办法。 射频经过这些年的集成化发展,能够拿出来去考察或者说称得上难点的东西已经不多了。 以前的模拟电路搞透是很难的。就比如说锁相环,在纯模拟时代,需要搭建VCO电路,鉴相器电路,分频器电路,环路滤波电路。每一个模块的设计都需要对电路的理解很深刻。 就比如VCO电路,需要设计压控频率范围,起震条件,稳定设计,相位噪声等等。 又比如鉴相电路 小数杂散的来源和频率的偏差来源都出自于此。 但是集成化的今天,除了射频芯片设计工程师,应用工程师都不需要理解这么深刻了。 当下,对锁相环的考察点和应用点主要在于,根据需求选择合适的锁相环,相位噪声的构成和影响因素,锁定时间,杂散的规避办法就可以说理解锁相环了 相位噪声的计算公式 F=FOM + 10logfpfd + 20log N 能够应用好锁相环,知道泵电流对相位噪声的影响,知道环路对带内带外相位噪声,锁定时间的影响。更深层次的学习就是去理解杂散的构成和来源。 掌握上述方法就足以面对一场对工程师的面试了。 如果能够去承上启下讲起,锁相环对系统的影响,那面试的时候就足以让面试官刮目相看了。 射频的学习从我的角度理解有两种方式,自上而下和自下而上。 自上而下就是先从整体入手,就比如是黑盒,先理解什么进,什么出,去应用好黑盒,然后去了解黑盒里面有什么。 自下而上就是先从基础理论开始,吃透基础,慢慢构建,从局部到整体。 两种学习方式各有优势,自下而上基础牢但是周期长。自上而下能够快速入手,比较适合需要突击学习,在工作中慢慢去学习底层理论,能够更快的去适应工作。 总结 这几年,经济差,很多用人单位招人很苛刻,岗位匹配度要求极高。马上有些朋友要准备春招,对面试把不准的,欢迎找我来咨询。 来源:射频通信链

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈