首页/文章/ 详情

Cadence发布创新Sigrity 2017 快速实现PCB电源完整性签核

14天前浏览18

全新信号分析能力卓越应对愈加复杂的高速互联设计,现已支持 PCIe 4.0

2017年2月7日,中国上海 —— 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)正式发布全新Sigrity 2017技术的系列产品,新增多项核心功能,专为加速PCB电源及信号完整性签核量身打造。Cadence® Sigrity 产品组合的全新功能中,Allegro® PowerTree™ 拓扑检视器及编辑器脱颖而出,助客户快速评估设计流程初期的功率输出方案。全新发布的Sigrity 2017系列产品内置总线和接口标准®(PCIe®)4.0工具包,确保信号完整性符合今年即将发布的全新PCIe标准。

PCB电源及信号完整性签核加速能力不仅是设计独立电路板的关键,同时也是产品端到端完整设计的必要能力。Sigrity 2017是Cadence系统设计使能的重要技术,从芯片、电路板、到全系统,助企业打造创新的高质量电子产品。如需了解有关Sigrity2017系列产品的更多内容,请参阅cadence.com/go/Sigrity2017

设计流程初期即决定正确的功率输出方案是PCB设计团队需考虑的核心问题之一。独一无二的PowerTree界面可以助用户快速检视功率拓扑,精准判断功率输出的最佳路径;同时,设计变更时的编辑工作也更加简捷。存储于PowerTree环境下的所有信息皆可用于设计流程后期,自动设置布线后(post-route)电源完整性分析,实现快速设计收敛。

全新发布的Sigrity 2017采用分析模型库管理器,实现对电源完整性模型内容库的管理,所有模型皆可实现自动存储并在复用设计组件时从分析模型管理器内容库中取回。这一流程此前仅支持手动重复操作,现在则可以实现全自动化,大幅加速设计及产品开发。

Sigrity 2017还将最新PCIe技术与高速互联结合,助设计师实时确保信号完整性。内置的Sigrity System SI™ 串联分析工具包括PCIe 4.0接口标准工具包,无需人工对照标准文件以检查并评估,即可自动验证信号质量标准。

“Sigrity 2017系列产品采用专属技术,提高效率,缩短设计流程,”Cadence产品工程事业部高级总监Steve Durrill表示。“此次发布的全部新功能及升级都以协助客户快速开发高性能产品为主要目的。新版PCIe标准批准发布前即开发出完整的PCIe 4.0标准包,充分印证了我们对客户需求的关注,助其不断缩短产品上市时间。”

“Terayne与Cadence紧密合作,帮助PCB设计师在电源完整性设计环节掌握更高的主动权,”Terayne设计技术事业部经理Paul Carlin说道。“Sigrity系列产品的此次升级将进一步提高效率,缩短产品开发时间,增强Teradyne的竞争优势。”


来源:Cadence楷登
System电源电路信号完整性半导体电子电源完整性消费电子芯片CadenceSigrity
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-24
最近编辑:14天前
Cadence楷登
签名征集中
获赞 1粉丝 86文章 466课程 0
点赞
收藏
作者推荐

Cadence获得TSMC 7nm工艺技术认证

内容概要:凭借为TS MC 7nm工艺打造的定制/模拟电路仿真与数字工具套件,Cadence获得TS MC v1.0设计认证及SPICE认证。该套件旨在优化移动应用与高性能应用的计算设计。TS MC与Cadence携手开发面向7nm定制电路设计参考流程的先进方法与特色功能,提高设计生产力Cadence 7nm设计库参数特征化工具流程支持工艺变更签核Cadence采用7nm工艺节点的旗舰DDR4 PHY已成功流片,并将继续开发针对TS MC 7nm工艺的完整设计IP2017年3月22日,上海——楷登电子(美国Cadence 公司,NASDAQ: CDNS)今日正式宣布与台湾积体电路制造股份有限公司(TS MC)取得的多项合作成果,进一步强化面向移动应用与高性能计算(HPC)平台的7nm FinFET工艺创新。Cadence®数字签核与定制/模拟电路仿真工具获得TS MC 7nm工艺 v1.0设计规则手册(DRM)认证及SPICE认证。合作期间,Cadence开发了包括多种解决方案的全新工艺设计包(PDK),进一步实现功耗、性能和面积(PPA)优化。此外,Cadence 7nm定制电路设计参考流程(CDRF)与设计库参数描述流程也获得增强,并已有客户完成7nm DDR4PHY IP 的部署。如需了解Cadence全流程数字与签核先进节点解决方案的详细内容,请访问www.cadence.com/go/ts mc7nmdands。如需了解Cadence定制/模拟电路仿真先进节点解决方案,请访问www.cadence.com/go/ts mc7nmcanda。如需了解Cadence IP 先进节点解决方案,请访问www.cadence.com/go/ts mc7nmipadv。7nm工具认证面向TS MC的7nm工艺,Cadence打造了从设计实现到最终Signoff的完整数字流程,且已经通过TS MC认证。该流程由以下核心系统组成:Innovus™ 设计实现系统、Quantus™QRC提取解决方案、Tempus™ 时序签核解决方案、Voltus™IC电源完整性解决方案、Voltus-Fi定制化电源完整性解决方案、物理验证系统(PVS)以及版图依赖效应(LDE)电气分析工具。TS MC 7nm HPC平台已获得多项支持,包括Genus™ 综合解决方案的via-pillar建模以及完整的via-pillar设计实现和签核环境。同时,时钟网格控制和总线布线功能已经实现对高性能设计库的支持,进一步优化PPA性能并减少电迁移(EM)。上述特性皆有助于客户在成功打造先进节点系统的同时减少迭代次数,并确保成本与性能目标的实现。获得认证的定制/仿真工具包括:Spectre® 加速并行仿真器(APS)、Spectre eXtensive 分区仿真器(XPS)、Spectre经典仿真器、Virtuoso®v版图套件、Virtuoso电路原理图编辑工具以及Virtuoso仿真设计环境(ADE)。7nm 工艺方面,高级设备投射以及定制化布线流程得到增强,助客户提高生产力,满足功耗、多种曝光,密度以及电迁移的要求。 7nm定制设计参考流程(CDRF)为应对7nm定制与混合信号设计面临的挑战,Cadence成功开发增强版定制电路设计参考流程(CDRF)。增强版CDRF以经过改进的设计方法为基础,提供包括电路设计理念深度解读、版图设计实现,以及签核与验证模块在内的多项特色功能,提高生产力。电路设计模块详细解读了多项实现方法,包括如何通过使用模块发生器(ModGen)限制条件和TSMC PDK 的设备阵列获取电路原理图、如何进行功能性验证、良率预估和优化,以及如何进行可靠性分析;签核验证方面,物理验证模块特别强调了设计规则与“布局对线路图(LVS)”检查、签核寄生参数提取,以及电迁移和电压降(EM/IR)签核检查。版图设计实现模块包括针对FinFET设备电路布局的互联与限制条件驱动版图,助设计师遵守设计规则,应对版图依赖效应(LDE)。布线模块包括色彩感知流程和创新的电痕模式系统,缩短设计时间,减少寄生,并帮助设计师避免因电迁移而导致的一系列问题。7nm设计库参数特征化工具流程工具认证以外,CadenceVirtuoso Liberate™ 参数特征化解决方案和VirtuosoVariety™ 统计参数特征化解决方案也获得TS MC批准,将为包括高级时序、噪声和功耗模型在内的7nm工艺提供Liberty内容库。凭借创新的自由变量形式(LVF)描述方法,上述解决方案可以实现工艺变更签核;并创建电迁移(EM)模型,实现EM信号优化及签核。 面向7nm工艺的IP合作作为DDR控制器和PHYIP的领先企业,Cadence DDR4 PHY和LPDDR4 PHY曾用于数代TS MC工艺技术(从28HPM/28HPC/28HPC+,到 16FF+/16FFC节点)。通过与TS MC及用户的紧密合作,Cadence从去年开始致力于开发7nm工艺IP。截至2016年第4季度,Cadence应用7nm工艺节点实现DDR4 PHY旗舰产品的成功流片;核心客户也已完成7nm DDR PHY与现有企业级SoC的集成。“TS MC的最新工艺结合Cadence的强大工具与IP,必将为我们的共同客户打造最佳的先进节点设计解决方案,”Cadence公司执行副总裁兼数字与签核事业部、系统与验证事业部总经理AnirudhDevgan博士表示。“随着v1.0设计规则的成熟以及TS MC认证的获得,我们已经做好充分准备,满足最具创新能力7nm工艺客户的生产需求。”“全新v1.0设计规则与PDK表明,我们在7nm生产设计领域已经达到了全新高度,”TS MC设计架构市场部高级总监SukLee表示。“我们与Cadence紧密合作,共同开发针对7nm设计的创新IP并为其颁发认证,助力我们的共同客户实现移动设备与HPC设计的PPA目标。”“ARM与Cadence和TS MC已经就7nm设计流程展开密切合作,” ARM公司系统与软件事业部总经理Monika Biddulph表示。“该流程将进一步推动高端移动应用与高性能运算应用的平台开发。” 来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈