首页/文章/ 详情

获得TÜV SÜD业界首例全面符合汽车行业ISO 26262标准的“量身定做-TCL1”认证

1天前浏览22

△ EDA在汽车安全市场的重要性不断提升,TÜV SÜD为此发布全新认证等级

△ 汽车芯片设计工程师可以在TÜV SÜD认证数据库中轻松实现流程级认证

△ 发布并认证符合新版ISO 26262标准的PCB设计与验证流程文件; Virtuoso Liberate参数特征化解决方案中的现有定制化设计与验证流程,以及增强数字实现与验证流程相关文件也已完成认证

楷登电子(美国Cadence公司,NASDAQ: CDNS)日前宣布,获得TÜV SÜD颁发的业界首例 “量身定做 – 工具可信度水平1级(TCL1)”认证,助力汽车半导体制造商、OEM和零部件供应商满足更加严格的ISO 26262汽车安全标准。认证期间,Cadence将工具与流程文件交由TÜV SÜD评估,后者认可Cadence® 流程适用于从ASIL A到ASIL D安全等级的汽车设计项目。功能安全文件工具包涵盖模拟与混合信号、数字前端与验证、数字物理实现与签核以及由将近40个工具组成的PCB设计流程。Cadence以丰富的EDA认证工具与流程文件支持汽车行业的发展。

随着EDA解决方案在汽车安全市场重要性的提升,TÜV SÜD和Cadence在增加全新认证级别上达成共识,进一步协助汽车芯片设计师达成ISO 26262标准。Cadence的流程级认证可在TÜV SÜD认证数据库中进行验证。

 

全新认证体系下,每个工具的流程文件工具包都将获得单独认证,有效期五年。TÜV SÜD计划至少每隔一年对工具流程的更新版本进行审查,确保做到ISO 26262合规。

 

“与Cadence的合作让我们决定,建立专门的文件认证项目,从而让从ASIL A - ASIL D都采用Cadence工具的客户获益匪浅,” TÜV SÜD通用功能安全零部件部门主管 Günter Greil表示。“汽车半导体制造商、OEM和零部件供应商不仅需要满足紧迫的供货周期,同时还要满足ISO 26262规范。全新的文件认证项目可帮助客户减少工具认证花费的时间,助其将更多精力专注在产品创新。”

 

以下为取得TÜV SÜD“量身定制 – TCL1”认证,并已纳入Cadence汽车功能安全工具包的工具:

 

  • PCB设计与验证流程:面向Cadence OrCAD®、PSpice®和Allegro®产品套件的全新PCB设计认证流程,包括从原理图设计到模拟,再到物理实现和验证的全部流程。上述套件提供的高性能设计输入、模拟和布局编辑工具为设计工程师提供良好集成一站式环境,助其对电路规范进行安全验证,提高置信性。


  • 模拟/混合信号设计、实现与验证流程:基于Cadence Virtuoso® ADE产品套件和Spectre® 电路仿真器,该流程可以实现从设计和仿真到物理实现和验证的晶体管级设计。Cadence Virtuoso ADE Verifier集成仪表板可帮助工程师轻松进行设计验证,确保全部模块都符合整体设计规范。


  • 数字设计实现与签核流程:该流程包括RTL-GDSII的设计实现与签核。流程新增对Cadence Virtuoso Liberate®参数特征化解决方案的支持,并与13个现有工具完美集成。上述工具包括:用于汽车设计实现和签核的Cadence Innovus® 设计实现系统、Genus® 综合解决方案、Modus® 测试解决方案、Tempus® 时序签核解决方案、Quantus® QRC提取解决方案和Voltus® IC电源完整性解决方案。

 

经过评估,数字前端设计与验证流程的文件工具包符合ISO 26262规范,预计将于2017年第4季度完成认证。流程文件工具包含有从规范,RTL设计到验证等多种内容。前端数字工具包括Cadence Genus® 综合解决方案和Conformal® 逻辑等价性检查。功能与安全验证能力由Cadence验证套件提供,包括Cadence JasperGold® 形式验证平台、Xcelium® 并行逻辑模拟器(将于2017年第4季度加入流程文件)、Palladium® Z1企业级仿真平台、Protium® FPGA原型平台、vManager® 规划与度量和Indago®调试平台(将于2017年第4季度加入流程文件)。

 

“Cadence的流程级文件工具包旨在帮助汽车零部件供应商更轻松地满足ISO 26262标准,”Cadence公司新兴技术事业部副总裁Raja Tabet表示。“Cadence预认证文件可帮助客户应对满足标准需要攻克的挑战,我们的客户也很欣赏这种方法的灵活性和便捷性。与TÜV SÜD合作,我们实现了Cadence文件的流程级认证,打造全新‘量身定制 - TCL1’认证标识,充分印证了我们对汽车市场的承诺。Cadence致力于向半导体制造商、OEM和零部件供应商提供支持,助其在市场上脱颖而出。”


关于楷登电子 Cadence

Cadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。

来源:Cadence楷登
电源电路半导体通用航空汽车电子电源完整性消费电子云计算UMCadence
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-25
最近编辑:1天前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 158课程 0
点赞
收藏
作者推荐

来看看Mate 10怎样用Tensilica提升图像处理质量

为什么图像处理如此重要?在一阶近似条件下,所有数据都可以被视为两种格式,非图像即视频。当然,GPS这样的系统也会生成数据,但是它的数据量微不足道,处理复杂度也较低。我在《Chris Rowen谈视觉、创新和深度学习的爆炸》一文中提及过,Chris曾天真地想将一台廉价H.264摄像机的原始数据上传至云端处理,先不提接近4000美元的费用,仅处理一台摄像机的数据就要至少3年。这种事没人会真正去做,上传前将摄像机的原始数据在本地转化为有用的信息成为必要条件。 如果你关注过任何智能手机新品的宣传语,应该就能注意到关于摄像头和图像处理的信息不绝于耳。为什么会这样?因为相较于传统手机,智能手机的最大特色就在于摄像头,大家现在都对解析度和帧率、3200万像素、4K视频、每秒120甚至是240帧(fps)等等话题喜闻乐道,上次听人讨论通话质量似乎已经是上辈子的事情。数据处理的另一大趋势是多传感器(2个甚至3个)的应用。上图中的蓝色数据条代表不断衰落的单传感器后置摄像头,红色代表双传感器,而灰色则是刚刚起步的三重传感器(用于自 拍和视频电话等短距离应用的前置摄像头依然采用单传感器)。搭载多传感器需要更强大的视觉处理能力,不仅仅因为像素的增加,而是因为多个传感器生成的图像需要融合为一张图像或一段视频流。高解析度、多传感器和高性能图像处理技术的结合让以下复杂消耗大量资源的应用得以实现:多光圈图像融合与变焦多帧:超高解析度、低亮度、HDR视频美化3D扫描与重建3D身份验证与识别3D地图与导航景物分割与理解华为Mate 10与海思麒麟970深度解剖现代智能手机的摄像头及其他组件可以提供深具建设性的参考。华为Mate10、Mate 10 Pro和华为Mate 10保时捷设计版是同一系列的4.5G智能手机,支持LTE Cat.18,实现1.2Gbps峰值下载速率。Mate 10是新一代的智能手机,至少已经在一定程度上,目标成为用户的唯一运算设备。它采用可以连接显示器的USB-C接口(详见《控制一切设备的连接方式:USB-C》),直接连接支持该功能的显示器;或者通过HDMI适配器实现连接。为了成为用户唯一运算设备,它的计算能力必须非常强大,拥有一个8核CPU和一个120核GPU的Mate 10的确实至名归。不仅如此,它还搭载了莱卡镜头、20MP mono和12MP RGB传感器,以及f/1.6光圈组成的超高端摄像头。海思是华为的无晶圆半导体子公司,为华为 Mate 10系列手机提供海思麒麟970片上系统(SoC)。该SoC采用10nm制程工艺,芯片集成了55亿个晶体管。图像处理方面则采用Tensilica Vision P6 DSP。华为Mate 10是首批搭载神经处理单元的手机之一,这也是面向未来的又一尖端技术。还有一项与视觉无关的技术,HiFi Audio搭载了Tensilica音频处理器,其调制解调器采用的同样是Tensilica系列处理器。任何摄像头的图像处理流程都始于1-3个传感器,通常是2个。传感器收集大量原始图像数据,经过繁杂的处理,生成我们熟知的照片或视频;之后还需要对画面进行继续分析,如识别被摄人物或手势。上图是标准的图像处理路径,从左往右依次为图像传感器、基础图像处理和后处理。取决于所需的后处理类型,又可分为高强度图像处理或利用神经网络检测被摄内容。这项技术仍在起步阶段,但增强现实(AR)技术正在成为视觉处理的另一大助力。AR技术需要被摄内容以及地点的精确识别,从而实现标签或指令(就像Pokémon Go 游戏)等额外信息的叠加。谷歌ARCore和苹果ARKit等工具的出现让AR应用开发更加可行;然而在这些高级应用对图像进行运用之前仍然需要大量的图像处理工作。 Vision P5 DSP、Vision P6 DSP和Vision C5 DSPCadence拥有P5和P6两款用于纯图像处理的Tensilica处理器。P5用于图像处理,采用64个MAC和一个可选FPU;P6的性能更高,采用256个MAC,性能较P5最多提高四倍。P6采用16比特FP 的32路SIMD矢量FPU,显著简化GPU算法的移植。 C5 DSP为实现神经网络而生,可以选配1024个8-bit MAC或512个16-bitMAC。C5 DSP采用4路VLIW及128路8-bit SIMD架构,集成DMA和双load/store单元。C5DSP不仅支持卷积计算加速,它是为神经网络的实现度身设计而成的,仅需1 mm2 面积即可在14/16nm芯片上实现每秒1 TeraMac的运算能力。由于C5可以配置到多处理器系统,因此可以轻松扩展成多TMAC/秒系统;同时,由于C5支持完全可编程,因此可以轻松调整算法并应用于新设计,满足技术高速变革市场的需求。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈