首页/文章/ 详情

Cadence推出业界首款 PCI Express 5.0 验证 IP 现可供货

2月前浏览60

Cadence验证IP与TripleCheck技术推动服务器和存储应用可早期采纳下一代PCIe标准

2017年11月29日,中国上海——楷登电子(美国Cadence 公司, NASDAQ:CDNS)今日宣布,业界首款支持全新 PCI Express ® (PCIe®)5.0 架构的验证 IP(VIP)正式可用。结合 TripleCheck™ 技术,Cadence® VIP 旨在帮助设计师快速执行基于 PCIe 5.0 标准的服务器和存储器的系统级芯片(SoC)设计的完整功能性验证,确保产品功能符合设计初衷。


创新的并被业界认同的Cadence VIP,已支持全部最新PCIe 标准,并针对5.0架构进行了优化。Cadence VIP的TripleCheck技术提供有验证计划,将需要测量的目标和协议中的规格点一一对应;还提供有一套拥有上千条用例的测试用例集来确保协议的一致性。可帮助设计师在更短的时间内交付质量更高的终端产品。同时,Indago™ 协议调试App提供了基于具体协议的,集 合了设计、VIP和验证平台为一体的调试环境。设计师可以通过Indago™ 协议调试App来找到设计缺陷的根源。


“我们的团队已成功将Cadence用于前代PCIe规格,开发出世界领先的计算和存储器架构的互联解决方案,” 硅谷Mellanox技术公司高级副总裁Shlomit Weiss表示,“Cadence PCIe5.0解决方案对开发下一代产品非常重要,因为高性能、机器学习、云端、存储等应用程序都需要更快的数据速度。”

 

Cadence公司系统和验证事业部产品管理和运营副总裁Michal Siwinksi表示,“结合TripleCheck 技术,我们推出了市场首款PCIe 5.0  VIP,帮助早期用户保证设计符合规格的同时高速完成IP验证。为最新协议提供支持印证了Cadence推进PCIe规格演进的决心,客户可以即刻开始采用我们的PCIe 5.0解决方案。”

 

结合了TripleCheck技术的Cadence VIP是Cadence验证套件(Cadence Verification Suite)的重要组成部分,并针对Xcelium™ 并行逻辑仿真器和支持的第三方仿真器进行了优化。PCIe 5.0 VIP 也为Cadence公司的“系统设计实现”(SDE)战略的推进做出了贡献。该战略旨在帮助系统和半导体公司以更高效的方式开发完整的差异化终端产品。验证套件包括领先的核心引擎、验证架构技术和解决方案,提高设计质量,增加吞吐率,满足各类应用程序和垂直市场的验证需求。

关于楷登电子 Cadence

Cadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的 “系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为 “全球年度最适宜工作的100家公司”之一。

来源:Cadence楷登
半导体航空汽车电子消费电子芯片云计算UMCadence
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-25
最近编辑:2月前
Cadence楷登
签名征集中
获赞 2粉丝 109文章 636课程 0
点赞
收藏
作者推荐

Cadence Virtuoso SDP 荣获 「2017年度最佳产品」

近日,Cadence Virtuoso SDP荣获《Electronic PRODUCTS》杂志颁发的「2017年度最佳产品」 Cadence公司:提供平台将芯片、封装和电路板分析集成到统一的设计工具中 跨所有系统级别的并行设计有助于简化工作流程并使错误降到最少现代IC涉及的不仅仅是单片硅片,他们将来自不同衬底、不同硅工艺技术的多个芯片混合在一起,并安装在各种封装类型中。然而,传统的芯片设计工具无法适应封装的影响,并且在验证设计性能时需要手动更正。Cadence的Virtuoso系统设计平台集成了IC设计和封装分析功能,可在芯片、封装和电路板上实现并行设计。 该平台将Cadence的Virtuoso原理图编辑器和模拟设计环境融合为一个统一的工具,用于在芯片、封装和电路板级进行设计捕获、分析和验证。此外,该平台还可自动双向连接系统级封装(SiP)运行环境和Sigrity 3D电磁建模系统。这种组合使芯片开发人员能够只使用一个系统电路图,可自动包括已完成的封装设计将面对的所有寄生和电磁效应。由于该平台能够自动包含封装和电路板级效应,因此在仿真芯片性能时,无需将这些效应添加到IC layout模型中、从而省去了人工处理过程。这种自动化将设计流程所需时间从几天加速到几分钟,并消除了从电子表格或其他特定来源手动输入封装参数信息时产生的错误。这些增强功能可以使平台与现代SiP设计的要求保持一致。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈