首页/文章/ 详情

推出首款通过硅验证的长距离7nm 112G SerDes IP,加速建设新一代云数据中心基础设施

2小时前浏览2

多速率PAM-4 SerDes具备行业领先的PPA能效

中国上海,2018年11月8日 – 楷登电子(美国Cadence公司,NASDAQ:CDNS)今日发布业内首款通过硅验证的长距离7nm 112G SerDes IP。基于TSMC 7nm制程的Cadence® 112G PAM-4 SerDes IP拥有业内领先的功耗、性能与面积(PPA)能效,助力开发新一代云计算规模的高端口密度网络产品和电信数据中心。对这项创新技术表示出强烈兴趣的早期用户已与Cadence展开密切合作。Cadence正与更多客户开展合作,助其开发下一代高性能计算(HPC)ASIC、机器学习加速芯片,网络交换SoC。如需了解更多详情,请访问www.cadence.com/go/112gserdes。

 


移动数据消费的升级,人工智能、机器学习的应用以及5G通信的发展都依赖于不断增加的带宽,对现有的云数据中心服务器、存储和网络基础设施造成了巨大压力。目前,高端云数据中心的早期用户正在装配400G以太网端口,并有望在2020年成为主流技术;而800G以太网端口将成为届时的新技术。112G SerDes技术的数据速率是56G SerDes的两倍,因此可以满足机器学习和神经网络等新兴数据密集型应用的爆炸式高速连接需求。


基于Cadence 2017年收购nusemi公司获得的技术,新发布的长距离112G SerDes可以支持背板、铜和光学连接。产品的主要特色包括:


  • 独有的底层软件控制自适应功耗设计,可根据平台需求实现最佳的功耗与性能平衡以及更高效的系统设计

  • 基于DSP的架构针对有损耗的、嘈杂的信道提供卓越的数据恢复能力

  • 长距离技术让客户得以使用成本更低的PCB,并在PCB和系统的设计时灵活性更强

  • 包括112/56Gbps脉冲调幅4(PAM-4)和56/28/10Gbps不归零制(NRZ)数据速率在内的多速率支持,向下兼容运行速度更低的旧型设备

  • 支持全自动启动与自适应,集成内置自测试(BIST),可生成并检查伪随机二进制脉冲序列(PRBS),增强IP的使用便捷性

“112G SerDes是一项全新的关键辅助技术,可以帮助行业以更快的速度和更低的成本打造下一代100、400和800Gb 以太网云基础设施,”Cadence公司首席执行官陈立武表示。“我们已经过硅验证的112G长距离多速率SerDes使Cadence成为了高性能计算系统设计辅助技术的领先供应商。Cadence的解决方案可提供每线100Gb/秒的运算速度,减少线数、散热和成本,助力下一代超大规模数据基础设施的建设。”


技术可用性


早期客户已经开始在设计SoC时采用最新的SerDes技术,Cadence欢迎更多客户积极参与。

关于楷登电子 Cadence


Cadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。


© 2018 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和www.cadence.com/go/trademarks中列出的其他Cadence标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。

来源:Cadence楷登
SystemHPC半导体光学航空汽车电子消费电子芯片云计算爆炸Cadence控制人工智能装配
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-27
最近编辑:2小时前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 233课程 0
点赞
收藏
作者推荐

Arm、Xilinx联合推出基于TSMC 7纳米工艺的首款Arm Neoverse系统开发平台

内容提要:高性能计算领域领导者联合交付业内首款7nm Arm Neoverse N1 SoC开发平台,和CCIX互连架构该开发平台包括一个2.6-3GHz的Neoverse N1 SoC,该SoC基于TSMC 7nm FinFET工艺,完全采用Cadence全套流程来完成设计实现和验证,并能通过CCIX协议与 Xilinx FPGA进行互联。中国上海,2019年3月13日—Arm、Cadence Design Systems, Inc. (NASDAQ: CDNS) 和Xilinx, Inc. (NASDAQ: XLNX)今日宣布,联合推出基于全新Arm Neoverse™ N1的系统开发平台,该平台将面向下一代云到边缘基础设施,并已在TSMC(TWSE: 2330, NYSE: TSM) 7纳米FinFET工艺上得到全面硅验证。Neoverse N1 系统开发平台(SDP)同时也是业内第一个7纳米基础设施开发平台,可利用CCIX互联架构实现非对称计算加速,可帮助硬件和软件的开发者进行硬件原型设计,软件开发和系统校验,以及性能分析/调优。SDP平台内含基于Neoverse N1的SoC芯片,运行频率可达到3GHz,全尺寸缓存,最新优化的系统IP可支持相当程度的存储器带宽。强劲性能的SDP平台非常适合面向机器学习(ML)、人工智能(AI)和数据分析等广泛的新兴领域的开发、调试、性能优化和工作负荷分析。Neoverse N1 SDP平台由Arm、Cadence和Xilinx联合开发,包括Cadence CCIX、PCI Express Gen 4和DDR4 IP 。SDP平台基于TSMC 7纳米 FinFET工艺,完全采用Cadence全套工具流程进行实现和验证,是业内第一个也是最领先的7纳米工艺量产产品,并可以通过Xilinx Alveo U280 CCIX加速器卡和CCIX芯片间一致性协议,实现与Xilinx Virtex UltraScale+ FPGAs的互联。针对计算工作量很大的客户,CCIX大幅优化了加速器可用性以及数据中心能效比,降低进入现有服务器基础结构系统的门槛,并改善加速系统的总体固定成本(TCO)。产品供货 Neoverse N1 SDP将于2019年第二季度开始限 量供应,在第三季度开始将可广泛供应上市。开发者可以在Linaro 和GitHub开源存储库访问软件栈,享受开箱即用的Linux软件体验。Xilinx Alveo U280加速器卡目前已经可以通过Xilinx直接购买,该产品搭载高性能FPGA、集成HBM存储器和CCIX接口。此外,完整的Cadence SoC设计实现和验证流程工具、CCIX、PCIe Gen 4 IP和DDR4 IP,以及Neoverse N1快速应用安装包(RAK)现已上市,客户可以即刻开始在TSMC 7纳米工艺节点上设计基于Neoverse N1的系统。合作伙伴评价 “全新的Neoverse平台可为具有万亿连接设备的世界,提供云端到边缘基础设施所需的性能和效率。我们与Cadence、TSMC和Xilinx的联合SDP平台,可真正为开发人员提供所需的系统开发工具,从而进行创新和优化的基于Neoverse的设计。”-Drew Henry, Arm公司基础设施业务高级副总裁兼总经理 “通过与Arm、TSMC及Xilinx合作,我们共同致力于推进下一代云到边缘的基础设施建设。为Neoverse N1 SDP贡献我们的IP和EDA工具流,客户可以使用完整的Cadence设计实现及验证流程、基础设施IP,和快速采纳工具包来开发自己的设备,把握机器学习、5G、分析以及其他新兴应用领域的发展机遇,在各自的细分市场脱颖而出。”-Dr. Anirudh Devgan, Cadence公司总裁“此次合作将Arm,Cadence和Xilinx的顶尖产品、IP和工具,与TSMC 7纳米FinFET工艺技术和Foundry服务相结合,使我们的客户能够在机器学习/AI,5G和数据分析领域完成更快和更成功的应用开发,这些应用将可从根本上改变市场,从而创造更大的价值。”-Dr. Cliff Hou, TSMC技术开发副总裁 “包含Alveo加速卡的ARM Neoverse N1 SDP平台可支持CCIX,该高性能平台旨在推进下一代应用开发。异构设备之间的无缝数据共享,正是源于多个供应商的CCIX IP的成功集成及CCIX技术的技术扩展。“-Gaurav Singh, Xilinx公司硅架构与验证全球副总裁关于Arm作为计算和互联革命的核心,Arm技术正改变着人们生活和企业运行的方式。Arm先进的高能效处理器设计已应用于超过1300亿芯片。基于Arm技术的应用覆盖了全球超过70%的人口,这些技术安全地为电子设备提供支持,覆盖从传感器到智能手机乃至超级计算的多样化应用。结合我们的物联网软件与设备管理平台,Arm技术帮助我们的客户从互联设备中获得真正的商业价值。Arm同超过1,000家技术合作伙伴一起,在为从芯片到云端的整个计算领域提供设计、安全和管理方面处于业界领先地位。 关于CadenceCadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“系统设计实现”(SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。 关于TSMCTSMC是全球最大的专业半导体代工企业,提供业界领先的工艺技术、代工领域规模最大的工艺验证库、IP、设计工具和参考流程。公司的晶圆产能预计在2019年达到1200万片(相当于12英寸)以上。公司架构包括3家先进的12英寸千兆工厂、4家8英寸晶圆厂、1家6英寸晶圆厂,以及台积电全资子公司——晶圆科技、台积电中国、台积电南京。台积电是首家支持7纳米工艺的代工企业。公司总部设在台湾新竹。 关于赛灵思Xilinx赛灵思致力于通过开发高度灵活和自适应的处理平台,为从端点到边缘再到云端的多种不同技术的快速创新提供支持。赛灵思是 FPGA、硬件可编程 SoC 及 ACAP 的发明者,旨在提供业界最具活力的处理器技术,实现自适应、智能且互连的未来世界。# # #© 2019 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。Arm和Neoverse是Arm Limited(或其子公司)在全球/其他地区的注册商标或商标。PCI Express和PCIe是PCI-SIG的注册商标或商标。所有其他标识均为其各自所有者的资产。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈