首页/文章/ 详情

Cadence IP与端到端设计平台助力燧原科技首款云端训练产品面世

7小时前浏览1

Cadence全流程EDA工具、系统级仿真工具与IP,支持该芯片设计达到最佳PPA目标,大幅缩短开发周期

中国上海,2019年12月11日 – 楷登电子(美国Cadence公司,NASDAQ: CDNS)与燧原科技今日联合宣布,Cadence IP与端到端设计平台助力燧原科技首款云端训练产品发布在今日召开的燧原科技新产品发布会中,Cadence作为重要EDA/IP合作伙伴出席并见证了该款人工智能产品的成功面世。

 


燧原科技今日发布首款人工智能训练产品——“云燧T10”,该产品是基于高性能通用人工智能训练芯片邃思打造的一款面向云端数据中心的人工智能训练加速卡,可广泛应用于互联网、金融及政务等云端训练场景。


邃思是针对云端人工智能训练场景的高性能通用芯片,支持CNN、RNN、LSTM、BERT等网络模型和丰富的数据类型(FP32/FP16/BF16/Int8/Int16/Int32等),并针对数据中心的大规模集群训练进行了优化,提供优异的能效比。邃思由12nm FinFET工艺打造,141亿个晶体管,采用先进的2.5D封装,支持PCIe 4.0接口和ESL高速互联。

“此次发布的云燧T10是基于燧原科技自主研发的高性能通用人工智能训练芯片邃思,这款芯片的成功及快速面世与Cadence的全力支持密不可分。”燧原科技公司创始人兼CEO赵立东先生表示,“采用Cadence端到端的设计工具及IP,使我们在首次采用创新2.5D封装的超大SoC芯片开发中,能够大幅缩短项目周期,并达到设计预期。我们此次与Cadence的共同合作,验证了Cadence IP和工具产品的可靠性和高效性。未来燧原科技会以此作为起点,在人工智能服务器芯片领域不断推出领先行业的创新产品。”


“燧原科技是AI芯片领域优秀的独角兽公司,从其创立之时,就被确立成为Cadence非常重要的合作伙伴。我们的团队一直全力支持燧原科技首款邃思芯片的设计,很高兴能够看到产品成功面世。”Cadence公司全球副总裁,亚太及日本地区总经理石丰瑜先生表示,“Cadence面向AI芯片设计领域推出了量身定制的解决方案,提供了可提供最佳PPA的设计平台、可靠和高性能的IP产品,以及业界覆盖率最高且最高效的验证方案。同时,Cadence超越传统EDA,针对2.5D封装、系统级出现的挑战,创新推出系统级仿真工具,进一步推进了我们的智能系统设计战略,同时帮助中国半导体公司在超摩尔定律时代获得成功。”


 


该芯片在项目开发过程中得到了Cadence端到端设计流程的支持,其中采用了Cadence数字集成电路全流程设计实现平台和Palladium Z1企业级硬件仿真加速平台,同时在封装与外围系统级使用了Cadence的完整的SI/PI仿真解决方案,以及全新电磁仿真工具——Clarity 3D场求解器,并采用了Tensilica Xtensa处理器IP。Cadence EDA工具与IP,支持该芯片设计达到最佳的PPA目标,同时大幅缩短了项目的开发周期。


邃思采用了Cadence数字实现及签核的整体解决方案,保证了最佳可预测性和设计实现的快捷途径

Cadence设计实现工具Innovus帮助设计达到PPA目标,通过Innovus独特的核心技术,燧原科技有效的减少了20%的芯片面积,并快速达到了芯片的时序收敛和功耗压降收敛,同时mix-placer先进技术的应用也有效减少了6%的功耗。燧原科技此次设计充分使用了Cadence工具引擎互相集成和拥有丰富内置功能的特点,在较短的设计周期内,实现最终签收。在布局布线的过程中,Innovus运用了In-design Voltus做了电压降和电迁移的分析及修复,在设计的最初阶段就确保了芯片的电源完整性;运用in-design PVS与光罩分析(Litho Analysis)及工艺热点修复(Process Hotspot Repair)做了DFM 优化,确保芯片在先进工艺上具有较高良率; 签核过程中,燧原科技运用Conformal LEC确保设计的逻辑等效性,加速了功能验收。通过这些signoff工具的内嵌运用,燧原科技的物理设计在布局布线过程中达到了快速收敛的效果。

Cadence Palladium Z1硬件仿真加速器在燧原科技该芯片项目中起到重要作用

作为业界唯一基于多核处理器的硬件加速器,Cadence Palladium Z1提供了最强大且便捷的调试功能、1亿门/小时的编译性能、超过软件仿真1000倍的加速性能和基于PCIE等成熟标准接口 speedbridge (降速桥) 的ICE 应用环境,帮助燧原科技在项目早期就搭建了系统级验证环境来进行软硬件协同仿真,利用Palladium Z1独有的DRTL(Dynamic RTL)进行芯片性能的评估,以及对DFT仿真环境成功的加速,极大地缩短了项目软硬件开发周期,提高了AI/SoC 功能验证的turnaround效率,为芯片成功流片发挥了无可替代的作用。

邃思采用了Cadence Tensilica Xtensa处理器

Cadence Tensilica Xtensa作为MCU 用于AI core之间的调度,并采用了Tensilica特有的TIE(Tensilica 可扩展指令)技术使得Xtensa core实现了最佳的性能和能效比。Tensilica Xtensa处理器的优势包括:

  • 可配置,可扩展

  • 获得专利的Xtensa处理器自动生成器,能使设计人员在最低功耗/面积的条件下仍然创造差异化的功能

邃思采用2.5D封装技术,该芯片的外围验证方案全面采用了Cadence的SI/PI仿真解决方案

Cadence SI/PI仿真解决方案包括Chip、Interposer、substrate、PCB、backboard及连接器等结构的电源地和信号的建模及优化,进而构建真正系统级SI/PI仿真,实现电源、信号系统级sign-off。系统级的SI/PI仿真分析方法帮助该芯片发现不同结构对接带来的系统SI/PI问题,进而通过调整优化chip、interposer、substrate和PCB来避免SI/PI风险

 

燧原科技在这款2.5D Interposer的HBM设计中采用了Cadence XcitePI, PowerSI, SystemSI和System Explorer系统级建模和时域仿真工具,为片内HBM总线的高速信号及电源噪声性能提供了可靠的保证。在电源方面,运用了Cadence Sigrity的电源Sign off解决方案,并结合Voltus工具,优化了整个系统级的DC和AC的电源性能。在25Gbps Serdes建模上采用了最新的3维电磁场建模仿真工具—Clarity,实现10倍于传统3维电磁场仿真工具的效率,大大缩短了项目周期。

关于Cadence



Cadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“智能系统设计” (Intelligent System Design)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、数据中心、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。

关于燧原科技



燧原科技专注人工智能领域云端算力平台,致力为人工智能产业发展提供普惠的基础设施解决方案。为客户提供高算力、高能效比、可编程的通用人工智能训练和推理产品。燧原科技的产品拥有自主知识产权,其创新性架构、互联方案和分布式计算及编程开放平台,可广泛应用于云数据中心、超算中心、互联网、金融及政务等多个人工智能场景。


燧原科技携手业内国际标准组织,秉承开源开放的宗旨,与产业伙伴一起促进人工智能产业发展。


© 2019 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。

 
来源:Cadence楷登
System电源电路半导体通用航空汽车电子电源完整性消费电子云计算UMCadence人工智能Sigrity
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-27
最近编辑:7小时前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 233课程 0
点赞
收藏
作者推荐

高端访谈:为什么Cadence会收购AWR?

高端访谈:Glen Clark,Cadence公司定制IC与PCB事业部研发副总裁Interview by MICROWAVE JOURNAL 微波杂志 QA&问:为什么Cadence会决定收购AWR?Glen Clark:从历史上看,我们在硅上的射频设计方面一直非常强大,但在III-V技术或微波/毫米波设计中提供的射频设计产品却有限。以前,我们的用户都是采用AWR和Cadence平台之间的松散集成,但是现在,用户需求已经改变。当我们与AWR团队合作将AWR的AXIEM紧密集成到Cadence Virtuoso平台时,我们看到将其他AWR仿真技术集成到Cadence工具中的类似合作机会,这将为我们和我们的客户提供巨大的机遇。通过收购,我们很高兴现在能够成为一个团队。问:AWR软件将填补哪些具体的技术空白?Glen Clark:AWR设计工具适用于从事微波和毫米波产品设计的工程师(无论是芯片、电路板还是系统级)。Cadence的传统是硅芯片设计,而AWR在与RF/微波设计有关的专门分析和模型,尤其是GaAs和GaN III-V半导体方面拥有更多的经验。在通信和航空航天领域中,微波和RF设计人员都已使用AWR软件来缩短复杂应用设计产品的上市时间,并完成半导体和消费电子项目。问:如何将AWR产品和人员整合到Cadence中?AWR是否仍将是重点产品领域?Glen Clark:我们完全致力于AWR产品套件的持续,它将仍然是我们非常关注的产品领域。实际上,当我们在进行收购评估的尽职调查时,我们听到一个一致的信息,即AWR不仅拥有出色的设计工具,而且在支持客户方面也做得非常出色。我们希望确保客户继续得益于这种出色的服务。此外,我们计划在整个Cadence产品线中结合AWR技术,我们已经看到了许多机会,通过AWR与现有Cadence产品之间的紧密集成,我们可以为客户提供最佳支持。问:这两个全球销售和支持团队将如何运作?Glen Clark:关于销售和支持团队,尽管我无法评论团队运作的具体细节,但我可以说两点:我们知道,射频/微波设计师需要非常专业的支持,而AWR为我们带来了丰富的销售和技术支持人才,从而增强了我们现场团队的专业知识及支持客户的能力。同时,我们正在进行产品和人员的整合,可以说的是,我们很幸运能拥有业内最好的销售和支持团队。问:您如何计划与Cadence工具相结合的AWR软件平台?哪方面有意义整合,哪方面将继续独立?是否有长期计划来进行更深层次的整合?Glen Clark:当我们着眼于客户所面临的挑战时,我们自然会看到需要在Cadence产品组合中进行更紧密的集成。因此,在我们继续积极开发AWR产品套件的同时,我们还发现了许多需要进行更紧密集成的机会。我们目前正在进行长期和短期解决方案的开发工作,在最终确定计划时,我们将分享更多细节。问:Cadence的“智能系统设计”(“Intelligent System Design”)策略是什么?AWR的加入如何适应或扩展该策略?Glen Clark:Cadence“智能系统设计”策略使我们的客户能够通过使用我们广泛的解决方案组合,从而实现更高的效率和卓越的设计。我们都知道,大多数最终用户很少仅仅单独购买芯片,而是购买芯片为关键组件的产品。所以我们需要将重点拓宽在芯片设计的更高层次,以优化最终使用该芯片的方式。而且,随着数据的爆炸式增长,我们的客户有更多的机会使他们的产品更加智能。Cadence和AWR具有巨大的协同机制。设计师需要解决广泛应用中许多具有挑战性的RF /微波集成问题,这是AWR产品和团队的DNA。问:宣布收购AWR时,Cadence还宣布了与National Instruments(NI)的合作,以创建从设计到测试的流程,将Cadence EDA平台与NI的模块化仪器和LabVIEW环境集成在一起。请介绍一下这对于Cadence和NI客户的意义以及具体合作模式。AWR技术是如何融入到这个合作当中的?Glen Clark:NI和Cadence之间的战略联盟的目标是为客户提供从硅前设计到硅后测试的无缝流程,目的是加快下一代IC和模块的开发和测试,从而满足新兴的移动,汽车和无线产品领域。因此,NI和Cadence正在合作,将在设计过程中创建一个连接的流程——从硅前的设计验证到混合信号测试工作台和激励的再利用,以及芯片的验证到生产测试。问:自收购AWR公布以来,Cadence还收购了Integrand。这项新的收购是如何满足Cadence的发展战略的?Glen Clark:对Integrand的收购是我们致力于为开发RF通信IC的客户扩展解决方案的更进一步。Integrand EMX技术提供了用于分析和提取的业界领先的矩量法(MoM)解算器技术,使设计人员能够准确,高效地仿真大型Si RFIC,例化芯片上的无源元件,并分析3D互连的寄生效应IC系统。Integrand在硅技术方面的实力可很好地补充AWR在GaAs和GaN方面的专业技术,并进一步的加强了我们的智能系统设计策略。问:告诉我们您的背景以及您目前的职责Glen Clark:在过去的35年中,我一直在技术软件领域工作,最近16年一直在Cadence工作。大部分时间都在Cadence的定制IC部门,在过去的6年中领导了我们的Virtuoso研发团队。我们最近合并了Virtuoso和Allegro的研发团队,现在,随着AWR团队的加入,我期待着这个世界级团队的未来成就。问:在您一直进行的工作中,有哪些事情激励过您?Glen Clark:当我想到我一生中的导师时,无论是对家庭还是对待工作,他们都对自己的想要做的事情表现出坚定的专注与承诺。他们以极大的诚信执行,并以最大的尊重对待每个人,非常愿意帮助他人实现目标。同样我在工作中,意味着我和团队将尽一切努力确保我们的客户的流片,每一次都能按时的成功进行。我们非常期待看到客户能够成功,这一点驱动着我们做出的每个决定。长期以来,Virtuoso和Allegro团队都是如此,AWR团队也是如此。我认为这种文化共享将对于我们的无缝集成至关重要。 关于CadenceCadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向消费电子、超大规模计算、5G通讯、汽车、航空、工业和医疗等最具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续六年名列美国财富杂志评选的 100 家最适合工作的公司。 © 2020 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。 来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈