首页/文章/ 详情

推出全新Spectre FX Simulator仿真器,可提供高达3倍的性能提升和卓越的精确度

1月前浏览49

仿真器采用全新架构,为加速存储器和片上系统设计的验证提供了变革性的创新


 


中国上海,2021 年 5 月 21 日——楷登电子(美国  Cadence  公司,NASDAQ:CDNS)今日宣布推出新一代 FastSPICE 电路仿真器——Cadence® Spectre® FX Simulator,可用于高效验证存储器和大规模片上系统(SoC)设计。


Spectre FX Simulator 是 Cadence 业界领先的 Spectre 仿真平台的一部分,与其他 FastSPICE 仿真器相比,Spectre FX Simulator 可扩展的创新型 FastSPICE 架构为客户提供了高达 3 倍的性能,且具有同等或更好的精确度。


随着 Spectre FX Simulator 仿真器的加入,Cadence Spectre 平台现在可以提供业界唯一的完整仿真解决方案,为从单元特征化到芯片级验证的所有应用提供无缝结合的精确度和性能。


当今复杂的存储器和 SoC 设计需要高精确度、快速的仿真性能,以确保设计出的存储器和 SoC 能够满足功能预期和芯片规格。此外,在芯片验证过程中需要考虑版图后寄生效应的影响,特别是对于先进工艺节点而言,版图后寄生效应对芯片功能影响的重要性愈发突出。


新的 FastSPICE 解析器在开发时采用了创新工程设计,为 Spectre FX Simulator 提供了突破性的性能和精确度。这款全新的仿真器可帮助设计和验证团队准确检查全芯片和子系统级设计的时序、功能和功耗。除通过提高性能与精确度来实现生产力的提升外,新推出的 Spectre FX Simulator 还具有其他一些优势。


可扩展性:这款仿真器提供了高达 32 个内核的可扩展性,通过多线程来并行处理瞬态仿真,从而更好地利用硬件资源并提高生产力。

绝佳的使用模式:Spectre FX Simulator 提供了业界最直观的使用模式,支持开箱即用的精确度和性能平衡,只需进行少量的调整,就能为任何特定的验证任务提供最佳的准确度和仿真速度。

易于使用:该仿真器充分利用了 Spectre 平台的基础架构技术,包括与 Virtuoso® ADE 产品套件无缝集成,可轻松应用于现有的 Spectre 和 SPICE 流程。

全面的分析和验证功能:Spectre FX Simulator 提供广泛的验证功能,包括静态和动态电路检查、多工艺角变化、参数扫描和蒙特卡洛分析,使设计人员能够将验证范围扩大到功能、时序和功率检查之外。


     

“MediaTek 需要一个高精度、可扩展且快速的顶层验证解决方案,用于我们的先进工艺节点的高速  SoC 设计。”Mediatek 公司全球副总裁 Ching San Wu 表示,“使用新推出的 Cadence Spectre FX Simulator 仿真器,我们利用其性能、易用性和多核功能,将 FastSPICE 验证速度提高了 3 倍。通过部署 Spectre FX Simulator,我们可以利用完整的 Cadence Spectre 平台作为一站式解决方案,满足我们所有的 SoC 仿真需求。”

     


     

“Renesas 的闪存 IP 验证流程必须高效、准确地验证各种操作模式下的功能、时序和功耗,同时还要考虑版图后寄生效应的影响,”Renesas 公司共享研发 EDA 部门,设计自动化部总监 Nobuhiko Goto 先生表示“新推出的 Spectre FX Simulator 与我们的 IP 验证流程无缝结合,并凭借其直观的使用模型和极少的调整需求,帮助我们实现 2 倍的生产力提升。”   


     

“Cadence Spectre 平台在超过 25 年的时间里一直是业内领先的模拟仿真解决方案,我们始终致力于为客户提供可久经验证的准确度和性能优势。”Cadence 公司资深副总裁、定制 IC 与 PCB 事业部总经理 Tom Beckley 表示“通过新推出的 Spectre FX Simulator 仿真器,我们正在完善 Spectre 产品组合,为客户带来高精确和快速的仿真解决方案。Spectre FX Simulator 仿真器使客户能够加速 SoC 设计验证,帮助他们实现极短的上市时间目标。”    


新款 Spectre FX Simulator 仿真器进一步巩固了 Spectre 的行业领先地位,支持公司的智能系统设计战略 (Intelligent System Design),助力客户实现 SoC 卓越设计。有关新 Spectre FX Simulator 的更多信息,请访问  www.cadence.com/go/SpectreFX。


来源:Cadence楷登
System电路航空汽车电子消费电子芯片CadenceFAST
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-02
最近编辑:1月前
Cadence楷登
签名征集中
获赞 2粉丝 110文章 635课程 0
点赞
收藏
作者推荐

DVCon China 2021:Cadence三大技术演讲,点亮验证技术新未来

5 月 26 日,2021 DVCon China ASIC 设计与验证大会于上海成功举办。DVCon 是目前集成电路仿真验证产业极具行业影响力的全球盛会,今年的 DVCon 中国吸引了芯片设计和验证领域内的专家、学者近 300 人参会。作为本次大会的黄金赞助商,Cadence 带来了三场分量十足的技术演讲。 支持智能系统设计的计算软件战略Cadence 公司亚太区系统解决方案资深总监 Simon Chang 在本次会议上带来了题为《支持智能系统设计的计算软件战略》的主题演讲。作为 EDA 流程中极为重要的一环,验证与其他 EDA 任务的区别点在于,验证的挑战是永无止境的,这也是为什么设计团队在某个关键节点上会做出推迟流片比继续流片风险更大的判断。Simon 在演讲中用物流中的 UPS 进行举例: 各位每天都会收到非常多的包裹,有些可能通过电动车直接配送,有些可能通过卡车进行运输,而跨国跨省的需要飞机空运的方式。 如果将这一方式辩证地带入到我们设计过程中来,将所有的产出进行分析之后,我们能够发现验证这块的产出,很难通过一套引擎一路到底,而是要将不同引擎分而用之,再搭配上不同的流程安排,使得验证流程更加高效迅捷。用管理安排逻辑打破“排队”困境验证的挑战之一来源于对工作处理能力近乎无限的需求,验证也因此经常过度占用可用的运算能力。现实总是骨感的,需要验证的项目要把大量时间浪费在排队等待服务器。不同服务器的差别是巨大的,不是 10% 或 20% 这么简单,而是数量级上的区别。Simon 表示:这也就体现出了验证流程计划的重要性,通过将计划与最终产出的结果进行分析、比对、执行。不同的工程能够产生不同的结果,这个结果最好有量化的指标,通过这一流程,我们能够帮助用户在更短的时间内完成极佳的验证效果。 Cadence 的 vManager 为客户提供完整的企业级解决方案,支持多项目、多地点、多引擎的验证管理。它采用高度可用且支持冗余的数据库架构,拥有可扩展的代理服务器接口。它可以在我们的所有验证引擎上编辑和安排验证任务,并可以在所有引擎上将测试范围与其它分析任务联接对应起来。 验证引擎平台间不同的“分工与定位”就如同物流中“引擎”代表着飞机卡车等运输工具一般,在性能验证过程“引擎”则代表着工具与平台。Cadence 拥有四大验证引擎:JasperGold 形式化验证平台、Xcelium 仿真平台、Palladium 硬件仿真加速平台和 Protium FPGA 原型验证平台。Simon 表示:和 UPS 的物流工具一样,Cadence 的四大验证引擎也各自拥有不同的目标和权衡。 Simon 在演讲中以 Cadence Palladium 硬件仿真加速平台与 Protium FPGA 原型验证平台为例进行了详细的阐述,他表示:如果说 Palladium 是客户的终极纠错机器,那么 Protium 则是他们的终极性能机器。而且,客户可以根据自己专门的产品需求,选择不同的配置组合,实现最高的验证吞吐量。如何实现更加智能化的验证管理在本次大会上,Cadence 公司中国区验证产品工程总监张立伟带来了《如何实现更加智能化的验证管理》的技术演讲。在演讲中张立伟演示了最新的第四代 Cadence vManager Verification Management 解决方案。利用解决方案中架构提供的功能,能够解决吞吐量、分析效率和可追溯性等问题。 张立伟在演讲中表示:该解决方案可应对包括支持多地分布的验证团队,基于云的回归服务器场、自动故障分类、开放的验证数据 API,以及与功能规范和需求管理系统的可靠连接。初创团队之设计与验证加速第三场技术演讲是由 Cadence 公司验证产品团队带来的主题为《初创团队之设计与验证加速》的技术演讲,在本技术演讲中,分别由 Cadence 公司验证产品工程总监孙晓阳、Cadence 公司验证产品高级工程师姜海峰、Cadence 验证产品资深工程师尹欣带来联合演讲《从系统架构角度看虚拟平台》《使用 JasperGold 帮助设计者达成 RTL Signoff》《Cadence 新一代硬件验证产品Palladium Z2 和 Protium X2 系统介绍》和《如何使用 Cadence System VIP 进行 SoC 测试》。随着越来越多的数据共享引擎在不同应用领域中扩展,并且变得越发难以管理进度和成果,设计验证尤其是系统级验证正在越来越多的 SoC 中变得司空见惯。 孙晓阳表示:Cadence 提供的解决方案将大幅缩短设计周期,并加速设计开发进程,极大加快验证流程。作为集成电路仿真与验证产业的领军企业,Cadence 见证了数十年间全球半导体技术的创新与发展变迁。EDA 工具在验证领域的每一次技术突破,都为芯片产业不断向前发展提供了强大助力。Cadence 验证套件是 Cadence 系统设计实现战略的重要组成,帮助系统和半导体企业高效创建完整的差异化终端产品。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈