首页/文章/ 详情

Virtuoso Studio 引领模拟设计变革

2小时前浏览2
作者:Steven Lewis    

从上大学开始,我就对模拟设计产生了浓厚兴趣。学模拟有什么用?现在真的还有人需要模拟吗?数字化一统江湖的今天,模拟就像是被淘汰的真空管一样,黄花迟暮。各位年轻的小伙伴对真空管应该一头雾水,问问你们的上上一辈就知道了。我在 Cadence 工作的这 30 年间,每隔四年就有人说模拟大势已去。90 年代就有人这么说,随时随地都有可能听到类似论断,甚至在 DAC 大会(Design Automation Conference)上我也听过无数次了。

但事实上呢?如今我们对模拟与定制设计的需求前所未有之高,让这一领域变得更具挑战性,并潜移默化地影响着我们每天的工作。那么,模拟的概念是否还和之前一样呢?其实某种程度上讲,模拟就像老酒一样愈加醇香,也在不断突破局限,开出新的花朵。

每当有人嘲讽的说模拟活不了多久了的时候,我都会嗤之以鼻。得益于 Cadence 全新的 Virtuoso Studio,模拟只会永远存在。为了满足现代需求,Virtuoso Studio 在三个维度不断突破:基础架构、集成和创新。沿着这三个方向,工具和设计流程被重新解读,并不断优化客户体验。让我们看几个例子,来了解具体的改进内容。

 

基础架构

Infrastructure

超越摩尔定律,后摩尔时代,还是单纯的功能累加,根本无所谓,设计不断变大是个不争的事实。复杂性也只会越来越高,而不是反其道而行。这意味着模拟和定制化工具也必须进行改进,符合设计吞吐量快速增加的需求。

吞吐量的上涨可能来源于仿真任务的执行,即成百上千个任务的累加。通过 Virtuoso ADE 产品套件传输的数据总量如此庞大,就要求我们需要用更创新的方法来启动、管理和并行处理多个仿真任务。按个按钮启动 5000 个仿真任务很简单,困难的是让其有价值有意义,特别是在多个任务互为相关的情况下。

全新的 ADE Services 特性可以通过控制中心实现所有仿真任务的自动化管理,控制中心可以断开并再次连接到 UI 界面,不会再出现 ADE UI 界面卡死导致彻底丢失仿真进度的情况了。什么都逃不过这套系统,甚至于连一份缓存文件也逃不过它的眼睛。

集成

Integration

大家都很了解模拟设计吗?不,我相信还差得很远。当前模拟或定制化设计的定义也在不断踏入新的技术领域,延伸出更多的设计类型。但不管概念如何延展,你也不可能把所有内容分开设计,然后呆坐着指望它不出错。如果完成组装后发现压根不适配,那怎么办?

让我提醒你,“往好的方面想”压根不是什么策略。不要再把不同的组件分开设计了,从设计初期就统筹考虑才是王道。异构化设计就像个孩子,我们一直等他长大成人,而 Virtuoso Studio 让他真正成熟了起来。在 Cadence,我们认为设计是没有界限的。融合模拟和数字设计,融合 RF 和光电设计,融合 finFETs 和先进节点 PDK ,封装和电路板也是一样。大杂烩反而代表更好的融合。

随着 Virtuoso Studio、Spectre 仿真平台、Allegro PCB 工具和 Cadence AWR Microwave Office 的深度集成,您只需选择最优的工作环境,剩下的交给我们。从始至终,您将获得完整设计的持续可视化,方方面面,彻彻底底。想让自己创造的星球充满生命吗?Virtuoso Studio 拥有超过 50 家第三方集成供应商,提供全面的代工支持,更多的 Cadence 工具也将为你的设计锦上添花。

创新

Innovation

我们朝这个目标努力已久。大家可能还记得,亚微米炒的火热的那段日子值得怀念。而如今,在一些默默无闻的角落,我们已经触及到了埃米的应用。

抛掉数学不谈,Virtuoso Studio 一直在引领制程工艺技术的发展,包括对最先进的 5nm 和 2nm 的支持。很多人之前觉得,finFETs 的出现可以简化设计流程,大家似乎可以彻底摆脱电阻器和晶体管了。但实际情况呢?复杂的规则让大家不堪其扰。暂且不谈设计方案中针对不同芯片的规则,找到与之匹配的版图和验证工具就是天方夜谭。

Virtuoso Stuido 现已将 Pegasus 验证工具集成至版图编辑工具,具体特性包括:

● 针对每种形状和布线的签核质量 DRC 和 LVS,让一切触手可及。

● 仿真精确的路径规划,支持 2nm 和 GAA 拓扑。

全新水平的版图自动化工具。复杂的工作交给我们,您只需专注设计本身。

Virtuoso ADE 产品套件和 Spectre 仿真平台的持续创新可以满足工艺迁移需求,助力实现设计中心化及优化,支持全新的统计学方法论,并兼容最新的 GPU 和云计算等硬件。


Virtuoso Studio

归根结底,大家如果像我一样对模拟有深厚的感情,我相信都会想亲自尝试下 Virtuoso Studio,甚至会无意识的爱上它。Virtuoso 与大家携手度过了 90 年代,千禧年和 10 年代。进入到第四个十年,Virtuoso Studio 会继续为您带来创新的解决方案,帮助大家设计出更好的世界,这是我们的承诺!

       

来源:Cadence楷登
System电路航空汽车电子消费电子芯片云计算Cadence控制人工智能
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-04
最近编辑:2小时前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 466课程 0
点赞
收藏
作者推荐

瑞萨电子通过利用Cadence Xcelium ML和Verisium平台将生产力提高了6倍

瑞萨电子(Renesas)是微控制器(MCU)、模拟、电源和系统级芯片(SoC)产品的全球领导者。瑞萨电子在超过 30 个国家/地区设有生产、设计和销售运营中心。该公司的 MCU、SoC 产品和技术在市场上有口皆碑,旨在为各类关键市场领域提供解决方案,如物联网、工业、基础设施和汽车。验证是 SoC 设计不可或缺的核心,而 SoC 功能的不断增加也导致其设计变得更加复杂。SoC 的状态空间以及验证空间随着门数的增加而呈指数级增长,因此对总验证吞吐量、查找和修复错误的需求也呈指数级增长。瑞萨电子的验证团队就面临着这样的挑战。他们注意到,随着 SoC 的功能密度和 IP 模块数量不断增加,在有限的资源和预算范围内实现验证和覆盖目标是一项不小的挑战。此外,他们还发现,验证吞吐量成为巨大的瓶颈,而在瞬息万变的市场环境下,满足市场需求,符合严苛的流片时间表至关重要。 随着 SoC 设计规模的扩大、复杂程度的增加,验证吞吐量仍然是一个瓶颈为了在竞争中保持领先地位,瑞萨电子需要一个有助于缩短整体设计周期、加速覆盖率收敛、提高生产力并节省资源的解决方案。瑞萨电子采用了 Cadence 基于 AI 的 Verisium Platform 和 Xcelium ML App 来应对这一挑战。关键挑战● 提高验证效率● 快速调试● 尽早发现错误● 在多个引擎上对不同进程进行优化● 加速上市时机Cadence 解决方案● Verisium™AI-Driven Verification Platform● Xcelium™ ML AppCadence 的解决方案提供了一个整体调试环境,使工程师能够调试从 IP 到 SoC 级的设计。该解决方案(Verisium 和 Xcelium ML App)可优化仿真回归并维持覆盖率,帮助瑞萨电子的验证团队加快了验证速度。其中的 SmartLog 技术以及波形、原理图和驱动跟踪等功能,有助于实现快速、全面、交互式的后处理调试流程。最终,瑞萨电子提高了覆盖率,优化了验证工作分配,可以更快完成对复杂 SoC 设计错误的根本原因分析。借助 Xcelium App 中的机器学习技术,瑞萨电子的验证团队能够生成精简的回归结果。还可以利用现有的随机化仿真平台去跑一些边界用例来帮助瑞萨电子及早发现错误。 瑞萨电子提到,Verisium Debug 在提高调试效率方面发挥了核心作用,他们利用以下应用缩短了验证周期:Verisium AutoTriage: 可自动将因为存在相同错误而失败的测试分到同一组。使用该应用后,瑞萨电子减少了 70% 的错误分类工作量,效率提高了 3.3 倍。Verisium SemanticDiff: 通过识别故障原因帮助瑞萨电子减少了调试用时,并帮助他们显著提高了效率。Verisium WaveMiner: 帮助验证人员轻松比较和查找通过和失败案例中的关键点。其波形格式可完美满足现代验证需求,并将仿真调试性能提高了 2 倍。瑞萨电子可以明显的看到的调试时间减少了 89% - 97%,效率提高了 9 倍。通过 Cadence 解决方案● 仿真调试性能提高 2 倍● 验证效率提高 6 倍● 验证回归周期缩短 66% Verisium AI 驱动的应用使瑞萨电子的整体调试效率提高了 6 倍,并缩短了整个验证周期。瑞萨电子取得了出色的结果,缩短了 66% 的完整随机验证回归周期。Xcelium ML App 帮助他们实现了 2.2 倍的回归用例的压缩和 100% 的覆盖率。此外,在使用机器学习进行不断的演化回归时,瑞萨电子将工作量减少了 3.6 倍,并再次实现了 100% 的覆盖率。由于减少了机器学习回归运行次数(从 3774 次减少到 1168 次),瑞萨电子成功在预定时间内实现产品上市。除了节省资源、时间和加速覆盖率收敛外,Xcelium ML Apps 还为瑞萨电子节省了约 27 个工时。使用 Cadence 基于 AI 的 Verisium 平台和 Xcelium ML App,瑞萨电子的验证效率大幅提高,回归运行次数显著减少。该解决方案帮助他们提高了覆盖率,并加快了对 SoC 设计错误的全方位根本原因分析。在 AI/ML 技术的助力下,瑞萨电子的验证效率提高了 6 倍。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈