首页/文章/ 详情

Tensilica 助力汽车雷达开发

2天前浏览3
本文翻译转载于:Cadence blog

作者:Paul McLellan

在 Linley Fall 处理器大会上,Cadence 的 David Bell 展示了如何利用 Tensilica ConnX DSP 实现汽车雷达处理的定制化。


       

适合汽车应用的传感器主要有四种类型:相机、激光雷达、毫米波雷达和超声波。如上图所示,这些传感器各有优缺点。不过,各类传感器是互补的,组合使用就能在各项参数指标拿到“全绿”。上方橙色蜘蛛图展示了雷达的优缺点,这是 David 演讲的重点。

 

雷达的基本原理如上图所示。雷达发射波束,波被物体反射,然后反射回来由雷达进行分析。

通过复杂的数字信号处理,我们从雷达获取三项所需的数据:

距离判断:目标有多远?

速度测定:目标相对于雷达的运动速度有多快?

角度测定:目标在什么方向上运动?

 

利用调频连续波(frequency modulated continuous wave, FMCW)雷达,我们可以确定这三项参数。一个 FMCW 调频周期是一个可变频率,在本例中雷达的范围是 77GHz 到 78GHz。

三者中最简单的是距离判定。反射信号从发射信号的延迟可以直接用来计算往返时间,从而计算到物体的距离(基于光速)。

 

要测量目标的速度,雷达需要发送两个调频信号。中频信号在线性调频之间的相位变化会对应目标的速度(在单个线性调频持续时间内目标位置的变化)。

 

角度测定是最复杂的参数。它需要两个或更多的接收天线,才能计算出两个天线处接收信号之间的相位差。


Tensilica ConnX DSP 产品家族

   

上述列出了 Tensilica 家族从音频到视觉,再到人工智能的完整产品。红色圈出的是 ConnX DSP 家族,用于雷达、激光雷达和通信。

 

上图展示了 Tensilica ConnX DSP 家族的所有产品。120 和 110 都是新产品。所有产品软件互相兼容。处理器已通过 ISO 26262 ASIL-B 或 ASIL-D 认证。

 

上面列出了适用于 ConnX 处理器的软件库。


案例


 
 

上图所示为瑞萨 RH850/V1R-M 使用旧版 Tensilica BBE32 核心的实例。


总结

  

来源:Cadence楷登
System电路航空汽车电子消费电子芯片Cadence人工智能
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-04
最近编辑:2天前
Cadence楷登
签名征集中
获赞 1粉丝 86文章 466课程 0
点赞
收藏
作者推荐

数字和定制/模拟设计流程获得 Samsung Foundry SF2 和 SF3 工艺技术认证

内容提要● Cadence 和 Samsung 的合作,使客户能够利用两个公司最新的技术,进行手机、汽车、AI 和超大规模设计的创新● 工程师们能够在 PDK 上设计 IC 产品,这些 PDK 已经过 SF2 和 SF3 流程认证● Cadence 数字全流程针对先进节点实现了最佳 PPA 结果●Cadence 定制/模拟工具,包括基于 AI 的 Virtuoso Studio,已针对最新节点进行优化中国上海, 2023 年 7 月 5 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布,其数字和定制/模拟流程已通过 Samsung Foundry 的 SF2 和 SF3 工艺技术认证。两家公司还合作开发了新的制程设计套件(PDK),旨在简化于这些最新节点上的移动、汽车、AI 和超大规模 IC 产品的流程。双方的共同客户现正在积极使用 Cadence® 流程,全力开发基于 SF2 和 SF3 工艺的设计。Cadence 数字工具针对 SF2 和 SF3 技术进行优化Cadence 全面的 Cadence RTL-to-GDS 设计流程支持 Samsung 的 SF2 和 SF3 技术,可提供最佳的功率、性能和面积(PPA)结果。该流程包括 Genus™ Synthesis Solution、Modus DFT Software Solution、Innovus™ Implementation System、Quantus™ Extraction Solution 及 Quantus Field Solver、Tempus™ Timing Signoff Solution 以及 Tempus ECO Option、Pegasus™ Verification System、Liberate™ Characterization Portfolio、Voltus™ IC Power Integrity Solution 和 Cadence Cerebrus™ Intelligent Chip Explorer。借助这个经过认证的流程,客户能轻松实现先进节点上的 IC 设计。比如支持单元交换旨在帮助设计人员对齐单元引脚,进行直接连接,以节省布线资源;支持混合行(各种组合)解决方案,以最大化基于面积的设计规则;利用有 mask 位移的单元和在水平方向上有半轨道位移的单元,工具具有摆放和精细调整走线的能力,可以减少移位;支持各种直线型不规则形状的标准单元,以实现更高的密度;以及插入增强过的、兼顾 trim metal 的通孔钉,以减少压降。Cadence 定制/模拟工具针对 SF2 和 SF3 技术经过优化Cadence 定制和模拟工具针对 Samsung 的 SF3 和 SF2 节点经过优化,包括基于 AI 的 Virtuoso® Studio 设计工具——Virtuoso Schematic Editor、Virtuoso ADE Suite 及 Cadence Virtuoso Layout Suite——Spectre® Simulation Platform——Spectre X Simulator、Spectre FX 及 Spectre RF,以及 Voltus™-XFi Custom Power Integrity Solution。定制/模拟设计工具是客户的得力助手,可提供更好的工艺角仿真管理、统计分析、中心化设计和电路优化;支持在现代计算集群、私有云及公共云配置上并行操作;在整个 layout 环境中提供更好的性能和可扩展性;混合信号 OpenAccess 设计套件与 Innovus Implementation 的摆放和布线引擎无缝集成,提高结果质量;汇总 EM-IR 信息,高亮违例和详细的电阻值、金属层、宽度和长度信息;提供电路性能和可靠性方面的反馈。 “ “得益于此次与 Cadence 的合作,已有客户成功利用 Cadence 经过认证的设计流程和我们先进的 SF2 和 SF3 工艺技术提高了生产力,”Samsung Electronics 代工厂设计技术团队副总裁 Sangyun Kim 说,“利用新的 PDK,开发人员在开发下一代移动、汽车、人工智能和超大规模设计的时候能更简单、更快地将创新产品推向市场。” “ “Cadence 研发团队与 Samsung Foundry 团队精诚合作,针对 Samsung 的 SF2 和 SF3 工艺技术精细调整我们相应的数字和定制/模拟流程,以帮助客户提高设计效率,”Cadence 数字和签核事业部副总裁 Vivek Mishra 表示,“我们的数字流程有PPA方面的优势,而我们的定制/模拟流程依托 Virtuoso Studio,为定制 IP 开发设定了新的标准,助力双方的共同客户利用 Samsung 的 SF2 和 SF3 工艺技术推进产品创新。”Cadence 的数字和定制/模拟设计流程支持 Cadence 的智能系统设计(Intelligent System Design™)战略,旨在实现系统级芯片(SoC)的卓越设计。 来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈