首页/文章/ 详情

瑞萨电子通过利用Cadence Xcelium ML和Verisium平台将生产力提高了6倍

2小时前浏览2
      

瑞萨电子(Renesas)是微控制器(MCU)、模拟、电源和系统级芯片(SoC)产品的全球领导者。瑞萨电子在超过 30 个国家/地区设有生产、设计和销售运营中心。该公司的 MCU、SoC 产品和技术在市场上有口皆碑,旨在为各类关键市场领域提供解决方案,如物联网、工业、基础设施和汽车。

验证是 SoC 设计不可或缺的核心,而 SoC 功能的不断增加也导致其设计变得更加复杂。SoC 的状态空间以及验证空间随着门数的增加而呈指数级增长,因此对总验证吞吐量、查找和修复错误的需求也呈指数级增长。

瑞萨电子的验证团队就面临着这样的挑战。他们注意到,随着 SoC 的功能密度和 IP 模块数量不断增加,在有限的资源和预算范围内实现验证和覆盖目标是一项不小的挑战。此外,他们还发现,验证吞吐量成为巨大的瓶颈,而在瞬息万变的市场环境下,满足市场需求,符合严苛的流片时间表至关重要。
 

随着 SoC 设计规模的扩大、复杂程度的增加,

验证吞吐量仍然是一个瓶颈


为了在竞争中保持领先地位,瑞萨电子需要一个有助于缩短整体设计周期、加速覆盖率收敛、提高生产力并节省资源的解决方案。

瑞萨电子采用了 Cadence 基于 AI 的 Verisium Platform 和 Xcelium ML App 来应对这一挑战。

关键挑战

● 提高验证效率

● 快速调试

● 尽早发现错误

● 在多个引擎上对不同进程进行优化

● 加速上市时机

Cadence 解决方案

● VerisiumAI-Driven Verification Platform

● Xcelium ML App

Cadence 的解决方案提供了一个整体调试环境,使工程师能够调试从 IP 到 SoC 级的设计。该解决方案(Verisium 和 Xcelium ML App)可优化仿真回归并维持覆盖率,帮助瑞萨电子的验证团队加快了验证速度。其中的 SmartLog 技术以及波形、原理图和驱动跟踪等功能,有助于实现快速、全面、交互式的后处理调试流程。最终,瑞萨电子提高了覆盖率,优化了验证工作分配,可以更快完成对复杂 SoC 设计错误的根本原因分析。借助 Xcelium App 中的机器学习技术,瑞萨电子的验证团队能够生成精简的回归结果。还可以利用现有的随机化仿真平台去跑一些边界用例来帮助瑞萨电子及早发现错误。

   

瑞萨电子提到,Verisium Debug 在提高调试效率方面发挥了核心作用,他们利用以下应用缩短了验证周期:

Verisium AutoTriage:

 

可自动将因为存在相同错误而失败的测试分到同一组。使用该应用后,瑞萨电子减少了 70% 的错误分类工作量,效率提高了 3.3 倍。

Verisium SemanticDiff:

 

通过识别故障原因帮助瑞萨电子减少了调试用时,并帮助他们显著提高了效率。

Verisium WaveMiner:

 

帮助验证人员轻松比较和查找通过和失败案例中的关键点。其波形格式可完美满足现代验证需求,并将仿真调试性能提高了 2 倍。瑞萨电子可以明显的看到的调试时间减少了 89% - 97%,效率提高了 9 倍。

通过 Cadence 解决方案



● 仿真调试性能提高 2 倍

● 验证效率提高 6 倍

● 验证回归周期缩短 66%

 
 

Verisium AI 驱动的应用使瑞萨电子的整体调试效率提高了 6 倍,并缩短了整个验证周期。瑞萨电子取得了出色的结果,缩短了 66% 的完整随机验证回归周期。Xcelium ML App 帮助他们实现了 2.2 倍的回归用例的压缩和 100% 的覆盖率。此外,在使用机器学习进行不断的演化回归时,瑞萨电子将工作量减少了 3.6 倍,并再次实现了 100% 的覆盖率。

由于减少了机器学习回归运行次数(从 3774 次减少到 1168 次),瑞萨电子成功在预定时间内实现产品上市。除了节省资源、时间和加速覆盖率收敛外,Xcelium ML Apps 还为瑞萨电子节省了约 27 个工时。

使用 Cadence 基于 AI 的 Verisium 平台和 Xcelium ML App,瑞萨电子的验证效率大幅提高,回归运行次数显著减少。该解决方案帮助他们提高了覆盖率,并加快了对 SoC 设计错误的全方位根本原因分析。在 AI/ML 技术的助力下,瑞萨电子的验证效率提高了 6 倍。

来源:Cadence楷登

System电源电路航空汽车电子UG消费电子芯片UMCadence控制
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-04
最近编辑:2小时前
Cadence楷登
签名征集中
获赞 0粉丝 86文章 466课程 0
点赞
收藏
作者推荐

Cadence 数字和定制/模拟设计流程获 TSMC 最新 N2 工艺认证

内容提要Cadence 数字全流程涵盖关键的新技术,包括一款高精度且支持大规模扩展的寄生参数 3D 场求解器Cadence Cerebrus 由 AI 驱动,支持 N2 制程,可大幅提高客户的生产力基于 AI 驱动的 Virtuoso Studio 的定制/模拟流程支持电路优化,功能经过增强,可将设计迁移吞吐量提升 3 倍双方的共同客户正在积极使用 N2 PDK 来开发 AI、大规模计算和移动 IC中国上海,2023 年 10 月 10 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布其数字和定制/模拟流程已通过台积电(TSMC)最新的 N2 设计规则手册(DRM)认证。通过此次最新合作,两家公司将交付新的 N2 制程设计套件(PDK),让客户可以轻松便捷地使用二者的最新技术,包括有助于提高设计生产力的 Cadence® AI 技术。双方的共同客户已经在使用 N2 PDK 设计创新的 AI、大规模计算和移动应用,以实现设计目标,简化模拟流程迁移并加快产品上市。Cadence 数字全流程经过认证的完整 Cadence 数字全流程包括 Innovus™ Implementation System、Quantus™ Extraction Solution 和 Quantus Field Solver、Tempus™ Timing Solution 以及 ECO Option、Pegasus™ Verification System、Liberate™ Characterization Portfolio 和 Voltus™ IC Power Integrity Solution。 该数字全流程支持所有最新的 TSMC N2 PDK 要求,为客户提供了多项关键的新功能。此外,Quantus Field Solver 可对大量的几何图形以及 N2 节点的寄生效应进行建模,为 SRAM、存储器、高性能灵敏设计提供高度精确的模型。Innovus Implementation System 引擎的性能再度提升,使用可预测可收敛的流程,优化利用率,实现 N2 设计目标。用于物理签核的 Pegasus Verification System 与 Cadence Virtuoso® Studio 紧密集成,可有效提升设计生产力。最后,Voltus IC Power Integrity Solution 跨前端层的压降分析,让客户可以构建稳健的电源网络,以实现压降收敛。Cadence Cerebrus™ Intelligent Chip Explorer 同样支持 N2 制程,帮助客户减少在手动设计流程上花费的时间,大幅提升生产力。Cadence 定制/模拟流程Cadence 定制/模拟流程通过了 TSMC N2 技术认证,以 Virtuoso Studio 为基础,后者包括 Virtuoso Schematic Editor、Virtuoso ADE Suite 及 Virtuoso Layout Suite。还包括 Spectre® Simulation Platform,该平台包含的产品有 Spectre X Simulator 和 Spectre eXtensive Partitioning Simulator(XPS)。最新流程提供了一个完整的布线技术套件,涵盖所有定制/模拟拓扑结构。新版 Virtuoso ADE 架构经过升级,允许用户在现代化计算集群以及公有云和私有云上运行上万次仿真测试。同时还可以减少 Virtuoso 的内存占用。此外,还增加了经过增强的验证方法,以确保设计稳健可靠。Spectre FMC Analysis 统计技术可快速查找可能导致设计失效的尾部样品。同时,用户还可以使用新的优化算法,快速根据新的规格公差调整迁移后的设计。Virtuoso Layout Suite 经过升级,可在 TSMC N2 制程上提供有效的 layout 实现,提升各项功能的性能,如核心编辑命令、连接关系提取、layout 浏览及导出到抽象生成;通过轨道模式助手增强了模拟单元的接合;增加了一种独特的、基于非均一网格的结构化器件摆放方法,以交互的形式辅助用户摆放器件、布线、进行填充和插入;器件级自动布线功能,用于管理先进节点复杂性;依据 DRM 自动生成保护环;集成寄生参数提取和 EM-IR 检查;增强了定制设计迁移和功能复用;布局布线引擎与 Innovus Implementation System 无缝集成,以提升结果质量(QoR)。 “ “得益于与 Cadence 的长期合作,客户能够使用我们最新的 N2 制程技术和经过增强的 Cadence 数字及定制/模拟流程,打造新一代 AI、超大规模计算和移动 IC,”TSMC 设计基础设施管理事业部负责人 Dan Kochpatcharin 说道,“Cadence 和 TSMC 与客户并肩作战,深入了解他们最迫切的设计需求,有针对性地精细调整我们的解决方案,更好地满足客户的要求,帮助他们更快将产品推向市场。” “ “Cadence 持续专注于创新,通过此次与 TSMC 的最新合作,我们为经过认证的最新数字和定制/模拟流程增添了更多新功能,助力客户成功开发 N2 设计,”Cadence 公司资深副总裁兼数字与签核事业部总经理 Chin-Chi Teng 博士表示,“此外,我们的 AI 驱动解决方案 Cadence Cerebrus 和 Virtuoso Studio 为客户提供了创新的自动化功能,可显著提高设计效率。期待看到双方的共同客户实现设计目标,更快向市场推出高质量的设计成果。”Cadence 数字和定制/模拟设计流程支持 Cadence 的智能系统设计(Intelligent System Design™) 战略,旨在助力客户实现系统级芯片(SoC)的卓越设计。 来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈