首页/文章/ 详情

技术博客 I PDN 元件对阻抗的影响

1月前浏览61

  


在数字系统中,PCB 的电源分配网络 (power delivery network,即 PDN) 需要在较宽的频率范围内具有较低的阻抗值,以确保在数字器件运行时,电压波动能保持在较低水平。决定 PDN 阻抗的因素有很多,不单单是数字处理器中用于稳定功率输出的电容器。在工作频率达到 GHz 级别的先进系统中,PDN 阻抗不仅受到电容器的影响,还有很多因素会决定 PDN 阻抗,即便在非常高的频率下也是如此。


1

SMD 电容器(频率范围最高 10-100 MHz)


电容器是决定 PDN 阻抗并确保稳定功率传输的主要元件。大多数市售电容器都能保持较低的 PDN 阻抗,但它们所能达到的频率范围取决于以下多种因素:


  • 电容值

  • ESR 和 ESL 值(决定自谐振频率)

  • SMD 电容器外壳尺寸


要判断电容器能否确保 PDN 阻抗维持在较低水平,最终考虑的频率范围是电容器的自谐振频率范围。总体来说,较小的外壳尺寸和较低的电容值可提供较高的自谐振频率。


有些电容器是专门针对非常高的频率设计的,如 RF 电路中使用的电容器。让我们通过一个例子来了解一下这些电容器开始产生电感的频率范围。我们可以看到,这些电容器的自谐振频率因外壳尺寸而异,可以达到非常高的数值(理论上而言)。实际上,并非所有电容器都能达到如下所示的极高谐振频率。我们将在下文中详细说明。


 

不同外壳尺寸下高频电容器的自谐振频率变化趋势。


2

平面对(频率范围接近 100 MHz-1 GHz)


当 PDN 阻抗曲线接近 100 MHz 的范围时,电容器将停止供电,而 PDN 阻抗曲线将由平面电容决定。当数字系统需要较大的电流时,会使用电源-接地平面对,这样也是为了提供较高的电容,以便在极高的谐振频率下仍能保持电容阻抗。平面的功率输出能力取决于电源-接地平面对中的扩散电感 (spreading inductance)。


最终,在非常高的频率(数十 Ghz)下,平面将开始共振并从边缘散发辐射。这时,平面对中的材料选择和电介质厚度成为影响 PDN 阻抗和噪声发射的主要因素。


3

封装(频率范围从 100 MHz 到 1 GHz)


先进数字器件的封装可包含自身的电容,以便在 GHz 范围内以较低的阻抗传输功率。这些器件可对 PCB 上的平面对进行补偿,因为平面对在 GHz 频率下可能会产生电感。


此类封装包括片式电容器,可能还包括嵌入式电容器,以确保稳定的功率传输和较低的 PDN 阻抗,直接作用于器件封装中的半导体裸片。将这些电容直接置于封装上,可避免 PCB 上的焊盘和过孔产生电感,还可避免 BGA/LGA 封装中的引脚电感。


 

CPU 封装可包含自身的 PDN 元件,以便在低阻抗下实现功率传输。


4

裸片电容(频率范围大约在 1 GHz 以上)


半导体裸片可提供自身的电容,通常在裸片上直接提供总计 pF 级别的电容。该电容的好处是直接位于裸片上,电感极小,可为数字接口供电。这是在 1 GHz 或以上的频率下提供电容的最佳用例,以便支持速度最快的数字接口。


5

PCB 材料(所有频率)


任何 PCB 材料都会影响电磁波的传播,从而影响 PDN 阻抗曲线。我们在上文介绍电源-接地平面对时说过,在数十 GHz 频率下,平面区域会像平行板谐振器一样开始共振。


为确保电源-接地平面对发挥最大作用,分隔二者的材料应具备一些重要特性:


  • 首选高 Dk 值的材料,因为它们能提供更高的电容

  • 损耗正切值适中或较高,以抑制噪音

  • 首选薄层材料,以获得更高的电容和更高的谐振截止频率


使用非常薄的高 Dk 值电介质(如嵌入式电容材料),可以减少振荡 PDN 的辐射发射,并提高总平面电容。这些材料的成本较高,但在高带宽、高功率的数字系统中却经常需要。


6

总结


我们通过下表总结了 PDN 的各个部分及其对频率的影响。


 


电源完整性的最后一个关键因素与 PCB 完全无关,这个因素是电源稳压器或 VRM 的频率响应能力。VRM 电路通过控制环路确保稳定的输出电压,而 VRM 的频率响应需要足够快,以便抑制功率输出可能存在的噪声。如果电源轨上出现快速瞬变,VRM 就不能进入持续振荡状态。在为大型数字处理器设计高电流/低电压电源稳压器时,瞬变下的测量值应满足要求。


PDN 阻抗设计是一项挑战,但了解 PDN 阻抗的频率范围可帮助设计人员做出正确的工程设计选择,以实现较低的 PDN 阻抗。


来源:Cadence楷登
System电源电路半导体航空汽车电子电源完整性消费电子芯片理论材料Cadence控制Sigrity
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-10-26
最近编辑:1月前
Cadence楷登
签名征集中
获赞 2粉丝 110文章 635课程 0
点赞
收藏
作者推荐

推出突破性DDR5 12.8Gbps MRDIMM Gen2内存IP系统,助力云端AI技术升级

高性能数据中心和企业内存解决方案现已上市,欢迎客户垂询合作中国上海,2025 年 5 月 7 日 —— 楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于台积公司 N3 工艺的 DDR5 12.8Gbps MRDIMM Gen2 内存 IP 解决方案。该新解决方案可满足业内对于更大内存带宽的需求,能适应企业和数据中心应用中前沿的 AI 处理需求,包括云端 AI。Cadence® DDR5 MRDIMM IP 基于 Cadence 经过验证且非常成功的 DDR5 和 GDDR6 产品线,拥有全新的可扩展、可调整的高性能架构。此 IP 解决方案已与人工智能、高性能计算和数据中心领域的多家领先客户建立合作,在技术创新领域持续深耕。 新 Cadence DDR5 IP 提供了一个 PHY 和一个高性能控制器作为完整的内存子系统。该设计使用最新面世的 MRDIMM(Gen2)在硬件上进行了验证,可实现出色的 12.8Gbps 数据速率,与使用现有 DDR5 6400Mbps DRAM 部件相比,带宽翻倍。DDR5 IP 内存子系统基于 Cadence 经过硅验证的高性能架构、超低延迟加密和行业卓越的 RAS 功能。DDR5 MRDIMM Gen2 IP 旨在实现具有灵活布局设计选项的先进 SoC 和小芯片(chiplet),而新架构允许根据单个应用需求对功耗和性能进行精细调整。 Micron 副总裁兼数据中心产品总经理 Praveen Vaidyanathan 说道: “Cadence DDR5 IP 产品组合结合 Micron 业内理想的基于 1γ(1 伽马)的 DRAM,可满足 AI 处理工作负载对更高内存带宽、高存储密度和高可靠性的快速增长需求。这些内存技术的突破性提升对赋能数据中心和企业环境中新一代 AI/ML 和 HPC 应用具有关键意义”。“Cadence 的 DDR5 MRDIMM IP 系统解决方案与具有 Montage 内存缓冲的 MRDIMM 模块相结合,为新一代服务器提供了具有两倍带宽的高性能内存子系统”,Montage Technology 总裁 Stephen Tai 表示,“Montage 面向 MRDIMM 的 MRCD02/MDB02 芯片能够达到 12.8Gbps 的数据速率,可以很好地支持服务器和数据中心产品”。 “利用 Cadence 的 DDR5 12.8Gbps MRDIMM IP 系统解决方案,数据中心和企业应用可获得显著性能优势,众多大客户纷纷采用 Cadence 这一创新技术即是明证”,Cadence 高级副总裁兼芯片解决方案事业部总经理 Boyd Phelps 说道,“在提高标准的同时,此次新推出的先进内存 IP 系统也建立了一个路线图,为我们客户的下一代 SoC 和 小芯片(chiplet)产品提供了持续支持”。 Cadence 的 DDR5 控制器和 PHY 已通过 Cadence 的 Verification IP(VIP)进行 DDR 验证,可提供快速的 IP 和 SoC 验证签核。面向 DDR5 的 Cadence VIP 包括一个完整的解决方案,从 IP 到系统级验证与 DFI VIP、DDR5 内存模型和系统性能分析器。 来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈