首页/文章/ 详情

定制/AMS流程通过Samsung Foundry 3纳米先进工艺技术早期设计启动认证

2月前浏览95

Samsung与Cadence合作交付面向下一代汽车、移动、数据中心、人工智能(AI)及其它新兴应用的集成设计流程

中国上海,2020年11月11日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,其定制与模拟/混合信号(AMS)IC设计流程通过Samsung Foundry 3nm GAA制程工艺早期设计启动认证。该认证确保Cadence和Samsung Foundry的共同客户可以即刻获取高度自动化的电路设计、版图设计、签核及验证流程,高效设计面向汽车、移动、数据中心、人工智能(AI)及其它新兴应用的3纳米工艺产品。

Cadence® 自动化定制与AMS全流程支持Cadence 智能系统设计 (Intelligent System Design™ )战略,助力实现SoC卓越设计。


采用3nm GAA工艺进行设计时,Cadence Virtuoso® 版图设计流程可以提供高级别的自动化和集成,以更少的迭代快速完成设计收敛。其中Cadence Spectre® Accelerated Parallel Simulator加速并行仿真器等Cadence工具提供的高性能,业界领先的分析和验证能力可以与数字辅助模拟设计完美协同。面向Samsung 3纳米工艺节点的Innovus™ Implementation System设计实现系统和Cadence数字套件也可以帮助客户实现面积更大、更复杂的数字模块。


经过验证的完整定制与AMS流程包括:Virtuoso ADE套件,Virtuoso Schematic Editor原理图编辑器,Virtuoso Layout Suite版图套件,Virtuos Layout Suite Electrically Aware Design版图套件电气感知设计(EAD)工具,Spectre X Simulator仿真器,Voltus™-Fi定制电源完整性解决方案,Quantus™ Extraction Solution抽取解决方案,光刻物理分析工具Litho Physical Analyzer(LPA),LDE Electrical Analyzer 电气分析工具(LEA),Innovus Implementation System物理实现系统,以及Pegasus™ Verification System验证系统。


       

流程的关键技术特性包括:

  • 原理图迁移:使用Cadence Virtuoso自动版图增强框架进行自动迁移

  • 电路设计与验证:用户可以使用静态及动态电路检查,DC/TRAN/C/STB工艺角仿真,瞬时噪音仿真,蒙特卡罗仿真及高成品率估算,周期稳态(PSS),周期性噪声(PNOISE),老化,IR电压降和电迁移(EM-IR)分析等工具验证电路性能及可靠性。

  • 模拟版图:约束驱动,且支持线宽间距模式(WSPs),基于单元的自动化布线及布局提高生产力;接脚到干线(pin-to-trunk)自动布线功能;EAD以更少的迭代实现正确的电气设计;在版图设计期间使用签核规则和Pegasus验证工具进行交互式实时DRC验证;并支持自动化的数字模块设计实现。

  • 物理验证与签核:Quantus工具用于从版图抽取出详细的标准寄生格式(DSPF)文件给Spectre X仿真器做版图后仿真, Peguasus验证工具支持全芯片DRC,版图与原理图比较(LVS)签核及颜色分解,使用LPA进行DFM图案匹配度检查用于检测并修正潜在的危险区域,提高成品率。

  • 定制数字与P&R数字版图: 基于OpenAccess的工艺设计包(PDK)及混合信号技术文件可以实现Virtuoso平台和Innovus设计实现系统的无缝互操作。针对使用定制数字方法进行数字模块的设计实现,在使用Virtuoso平台的WSP电源布线(WPR)进行电源匹配和Virtuoso定制布局工具完成基于单元的自动化标准单元布局后,Innovus设计实现系统将对设计进行数字布线。完全数字化的模块可以在Innovus设计实现系统中完整实现,并由Virtuoso平台进行集成。


“我们已经在全流程验证了Cadence AMS工具的性能,能满足我们在3nm GAA工艺节点的设计需求,”Samsung Electronics代工设计技术团队副总裁Sangyun Kim表示,“该高性能流程已经即刻对客户开放,代表了我们与Cadence持续合作的又一里程碑。我们的客户将获得更先进的设计能力,提高生产力以应对市场挑战。”


 “与Samsung合作,我们的集成AMS设计流程已经通过了其3nm GAA工艺认证,持续推动新一代设计流程的开发,”Cadence公司定制IC与PCB事业部产品管理副总裁KT Moore表示,“基于我们领先的Virtuoso和Spectre平台,该流程将助力实现高效的AMS设计,我们的共同客户也将快速完成复杂的3纳米设计,满足汽车、AI和5G等终端市场的需求。”

  关于Cadence



Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向消费电子、超大规模计算、5G通讯、汽车、移动、航空、工业和医疗等最具活力的应用市场交付从芯片、电路板到系统的卓越电子产品。Cadence 已连续六年名列美国财富杂志评选的 100 家最适合工作的公司。

© 2020 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。

 
来源:Cadence楷登
ACTSystem电源电路航空汽车电子电源完整性消费电子芯片ElectricCadence人工智能电气
著作权归作者所有,欢迎分享,未经许可,不得转载
首次发布时间:2025-09-27
最近编辑:2月前
Cadence楷登
签名征集中
获赞 2粉丝 109文章 636课程 0
点赞
收藏
作者推荐

Cadence LPDDR4/4X存储器IP子系统通过ISO 26262 ASIL C认证

◆ ◆ ◆ ◆Cadence IP 已经就绪,客户现可将其用于 ADAS 和 L3 / L4 自动驾驶应用的 SoC设计◆ ◆ ◆ ◆中国上海,2019年4月19日 - 楷登电子( Cadence 公司,NASDAQ:CDNS)今日宣布,采用 TSMC 16nm FinFET Compact(16FFC)车规工艺的 Cadence® LPDDR4/ 4X存储器IP子系统已经通过SGS-TÜV Saar颁发的ISO 26262 ASIL C认证。该认证标志着Cadence IP已就绪,客户现可将其用于 ADAS 和 L3 / L4 自动驾驶应用的先进系统级芯片(SoC)设计。“高性能存储器子系统是 ADAS 和自动驾驶应用的基本要素,必须量身开发以满足更严格的要求,” SGS-TÜVSaar 半导体产品经理Wolfgang Ruf 表示, “经过严格评估,Cadence LPDDR4 / 4X PHY 和控制器子系统正式通过 SGS-TÜVSaar 认证,符合 ISO 26262 标准,并且已符合ASIL C应用要求,SoC 设计人员可以将此高性能子系统用作 ASIL C系统的关键设计元素。”无论是传统玩家还是刚进入汽车市场的新晋选手,包括初创公司,原始设备制造商和互联网公司,都必须满足严格的功能安全要求。为了简化安全相关应用的交付流程,设计团队需要采用经过验证的 ISO 26262 ASIL C-ready IP,例如 Cadence LPDDR4 / 4X 存储器子系统,包括领先的 Cadence 4266 速度等级 LPDDR4 / 4X DDR PHY, 控制器 IP 和 Cadence VIP。如需了解 LPDDR4 / 4X 内存 IP 子系统的详细内容,请访问www.cadence.com/go/lpddr4ipac。“Cadence 的汽车级 LPDDR4 / 4X 设计 IP 已经通过 TSMC 16FFC FinFET车规工艺的硅验证,” TSMC 设计基础架构市场部高级总监 Suk Lee 表示,“集成了 Cadence 控制器和 PHY 的子系统已在 TSMC 的 16FFC 车规级标准单元库中得到了验证,这确保了更高的SOC性能,更稳健的验证结果,更好的交互性和更短的上市时间。TSMC 的 16FFC 车规制程技术仍然是高级汽车应用的首选制程,包括 ADAS 和自动驾驶芯片,其中ISO 26262 ASIL C就绪是处理器和存储器子系统功能的关键要求。”“对于用于 ADAS,自动驾驶和其他汽车系统的先进 SoC 而言,处理器和存储器子系统至关重要,对它们的功能安全要求更加严苛,” Cadence公司研发及IP设计事业部全球副总裁 Amjad Qureshi表示,“我们与汽车客户,SGS-TÜVSaar和TSMC密切合作,完成了功能安全分析和审核流程,以通过ISO 26262 ASIL C-ready认证,客户现在可以放心使用我们的高性能LPDDR PHY和控制器进行车规SOC设计。”关于CadenceCadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“系统设计实现” (SDE)战略,可以从芯片-板级-系统级之上,帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。© 2019 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。来源:Cadence楷登

未登录
还没有评论
课程
培训
服务
行家
VIP会员 学习计划 福利任务
下载APP
联系我们
帮助与反馈